ADCLK914
Info : 新規設計に推奨
searchIcon
cartIcon

ADCLK914

HVDSクロック/データ・バッファ、超高速、SiGe、オープン・コレクタ

すべて表示 showmore-icon

Info : 新規設計に推奨 tooltip
Info : 新規設計に推奨 tooltip
製品の詳細

質問する

modal close icon

以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。

検索

search button redirect icon

その他のサポート

サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。

ADIサポート・ページはこちら
Engineer Zone Icon

ADIコミュニティに問い合わせる。

EngineerZoneコミュニティはこちら

Tool_OpenIcon

よく聞かれる質問(FAQ)

製品モデル 3
1Ku当たりの価格 最低価格:$8.55
特長
  • 7.5GHzの動作周波数
  • 160psの伝播遅延
  • 100psの出力立上がり/立下がり時間
  • 110fsのランダム・ジッタ
  • オンチップ入力終端
  • 拡張工業用温度範囲:-40℃~+125℃
  • 3.3V電源(VCC − VEE)

製品概要
show more Icon

ADCLK914は、アナログ・デバイセズが独自に開発した相補型バイポーラ(XFCB-3)シリコン・ゲルマニウム(SiGe)プロセスで製造された超高速クロック/データ・バッファです。ADCLK914は、アナログ・デバイセズの最新の高速D/Aコンバータ(DAC)の駆動に適した高電圧差動シグナリング(HVDS)出力を特長としています。ADCLK914はシングル、差動オープン・コレクタ出力を備えています。

ADCLK914のバッファは、伝播遅延を160psとして最大7.5GHzで動作し、追加されるランダム・ジッタ(RJ)はわずか110fsです。

入力にはセンター・タップのオンチップ100Ω終端抵抗が内蔵され、LVPECL、CML、CMOS、LVTTL、またはLVDS(AC結合のみ)を受け入れます。AC結合入力のバイアシング用として、VREFピンを備えています。

HVDS出力段は、VCCに終端された50Ωの抵抗負荷に対して各サイドで1.9Vを直接駆動するように設計され、そのトータル差動出力振幅は3.8Vです。

ADCLK914は、16ピンLFCSPパッケージを採用し、-40℃~+125℃の拡張工業用温度範囲で動作が仕様規定されています。

アプリケーション

  • クロックおよびデータ信号の再生
  • 高速コンバータ用クロック
  • ブロードバンド通信
  • セルラー・インフラ
  • 高速ライン・レシーバ
  • ATEおよび高性能計測機器
  • レベル・シフティング
  • スレッショールド検出

質問する

modal close icon

以下に質問を入力すると、アナログ・デバイセズのナレッジ・ベースからよくある質問の答えを見ることができます。

検索

search button redirect icon

その他のサポート

サポート

アナログ・デバイセズのサポート・ページはアナログ・デバイセズへのあらゆるご質問にお答えするワンストップ・ポータルです。

ADIサポート・ページはこちら
Engineer Zone Icon

ADIコミュニティに問い合わせる。

EngineerZoneコミュニティはこちら

Tool_OpenIcon

よく聞かれる質問(FAQ)

製品モデル 3
1Ku当たりの価格 最低価格:$8.55

利用上の注意

close icon

アナログ・デバイセズ社は、提供する情報が正確で信頼できるものであることを期していますが、その情報の利用に関して、あるいはその利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。また、アナログ・デバイセズ社の特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。仕様は予告なしに変更する場合があります。本紙記載の商標および登録商標は、各社の所有に属します。


本データシートの英語以外の言語への翻訳はユーザの便宜のために提供されるものであり、リビジョンが古い場合があります。最新の内容については、必ず最新の英語版をご参照ください。

なお、日本語版のデータシートは基本的に「Rev.0」(リビジョン0)で作成されています。そのため、英語版が後に改訂され、複数製品のデータシートがひとつに統一された場合、同じ「Rev.0」の日本語版のデータシートが異なる製品のデータシートとして表示されることがあります。たとえば、「ADM3307E」の場合、日本語データシートをクリックすると「ADM3311E」が表示されます。これは、英語版のデータシートが複数の製品で共有できるように1本化され、「ADM3307E/ADM3310E/ADM3311E/ADM3312E/ADM3315E」(Rev.G)と改訂されたからで、決して誤ってリンクが張られているわけではありません。和文化されたデータシートを少しでも有効に活用していただくためにこのような方法をとっておりますので、ご了解ください。

ドキュメント

ドキュメント

アナログ・デバイセズは、最高レベルの品質と信頼性を満たす製品を供給することを常に最重要視しています。これを実現するため、製品、プロセス設計、更には製造プロセスに対しあらゆる観点から品質と信頼性のチェックを行っています。アナログ・デバイセズでは出荷製品に対する「ゼロ・ディフェクト」を常に目指しています。詳細については、アナログ・デバイセズの品質および信頼性プログラム、認証のページを参照してください。
製品モデル ピン/パッケージ図 資料 CADシンボル、フットプリント、および3Dモデル
ADCLK914BCPZ-R2
  • HTML
  • HTML
ADCLK914BCPZ-R7
  • HTML
  • HTML
ADCLK914BCPZ-WP
  • HTML
  • HTML

モデルでフィルタ

reset

重置过滤器

製品モデル

製品ライフサイクル

PCN

2 13, 2014

- 14_0038

Conversion of 3x3mm body Size LFCSP Package Outlines from Punch to Sawn and Transfer of Assembly Site to Amkor Philippines.

モデルでフィルタ

reset

重置过滤器

製品モデル

製品ライフサイクル

PCN

2 13, 2014

- 14_0038

arrow down

Conversion of 3x3mm body Size LFCSP Package Outlines from Punch to Sawn and Transfer of Assembly Site to Amkor Philippines.

ソフトウェアおよび製品のエコシステム

ソフトウェアおよび製品のエコシステム

評価用キット

評価用キット 1

EVAL-ADCLK914

ADCLK914 Evaluation Board

zoom

EVAL-ADCLK914

ADCLK914 Evaluation Board

ADCLK914 Evaluation Board

製品の詳細

The ADCLK914 clock buffer is very fast, making it important to use adequate high bandwidth instruments to evaluate it. To that end, the evaluation board is fabricated using a high quality dielectric material between layers to maintain high signal integrity. Transmission line paths are kept as close to 50 Ω as possible.

ツールおよびシミュレーション

ツールおよびシミュレーション 2

最近閲覧した製品