FAQ

ADG1201 - FAQ

CMOSスイッチに電源が印加されていないときのスイッチの状態

Q:   CMOSアナログスイッチの電源ピンに電圧を入力していない状態で、スイッチ入出力間の導通はありますか。 それとも不定状態でしょうか。

A:   一般的なCMOSスイッチの各ピンは、ESD保護ダイオードにより各電源(VDDとVSS)に接続されています。VDD/VSSの電源が加わっていない状態で、DやSピンに電圧が加わると、このダイオードが導通して大電流が流れ、場合によってはダメージを受けることがあります。このピンの導通ということですが、テスターなどで測定すると、このESDダイオードを通して電流が流れるので、ある抵抗値を示します。(テスターの仕様により何Ωとは言えません) アナログスイッチがスイッチとして機能するのは、電源が正常に印加されているときだけです。

なお一部のFoullt Protection機能内蔵のCMOSスイッチは、電源オフの状態でもハイインピーダンスを保ち、以降の回路を保護するものもああります。

外形寸法図のBSCとは?

Q:   ± データシーとの外形図に記されている「BSC」とは、どのような意味でしょうか。

A:    BaSiCの略です。公称値という意味です。

ICの寿命や製品保証の資料は?

Q:  ± ICの寿命・製品保証に関する資料はありますか。故障率でも結構です。

A:   弊社で供給しております半導体製品の一般的な信頼性データは、弊社Webサイトから検索することが出来ます。また品質保証に関する資料等もこのサイトから検索することが出来ます。品質&信頼性のサイトから信頼性データや信頼性ハンドブック、FITレート、技術資料などをご覧ください。

Pwr Dissとは?

Q:   ± 仕様欄に表記されている"Pwr Diss(Max) 20mW"(一例)に関して用語の意味を教えてください。

A:   Pwr Diss(Max) 20mW ですが、Power Dissipationの略表示となっており、パラメータとしては消費電力となります。

デシケータ管理条件

Q:  パッケージ開封後のデシケータ管理の条件について教えてください。管理状況によってベーキングが必要となるかと思います。その条件についても併せて教えてください。

A:  アナログ・デバイセズ製品に関しましては、湿度等の条件はJEDECのSTD–20Dを適用しております。(もともとご質問の製品は)その規定によりMSL(Moisuture Level)1と規定された製品です。MSL1のデバイスに対する取り扱いにつきましては、このJEDE STD–20Dをご参照ください。なおMSL1はもっとも管理が緩い製品レベルです。

CMOSスイッチの未使用端子の処理

Q:  CMOSスイッチの入出力端子処理についてお教え下さい。
スイッチをOFFに制御した状態で、ソース、あるいはドレインを未接続(オープン)、もしくは不定状態にすることは可能でしょうか? 何か悪影響がありますでしょうか?

A:   スイッチをOFFのステートにした場合、DとSはともに高インピーダンス状態になります。原理的にはオープンでも回路動作に矛盾は起きませんが、高インピーダンスのアナログ入出力ピンをオープンにすることは、お勧めしておりません。静電気や他の回路からのリークなどにより、使用中に不慮の事故を起こす危険性がありますので、一般的には使用しないD,Sはともにグランドに接続しておくことを推奨しています。