不是您想寻找的产品?
提问
在下面提交您的问题,我们将从 ADI 的知识库中给出最佳答案:
您可以在其他地方找到帮助
特性
- JESD204B(子类1)编码串行数字输出
- 1 GSPS时每通道总功耗:1.65 W(默认设置)
- SFDR = 85 dBFS (340 MHz),80 dBFS (1 GHz)
- SNR = 65.3 dBFS(340 MHz,AIN = −1.0 dBFS);60.5 dBFS(1 GHz,AIN = -1.0 dBFS)
- ENOB = 10.8 位(10 MHz)
- DNL = ±0.5 LSB
- INL = ±2.5 LSB
- 噪声密度 = -154 dBFS/Hz (1 GSPS)
- 直流电源:1.25 V、2.5 V和3.3 V
- 无失码
- ADC内部基准电压源
- 灵活的输入范围
- AD9680-1000: 1.46 V p-p至1.94 V p-p(标称值1.70 V p-p)
- AD9680-500: 1.46 V p-p至2.06 V p-p(标称值2.06 V p-p)
- 可编程端接阻抗
- 400 Ω、200 Ω、100 Ω和50 Ω差分
- 2 GHz可用模拟输入全功率带宽
- 95 dB通道隔离/串扰
- 幅度检测位支持实现高效AGC
- 每通道2个集成式宽带数字处理器
- 12位NCO,最多4个级联半带滤波器
- 差分时钟输入
- 整数时钟分频值:1、2、4或8
- 灵活的JESD204B通道配置
- 小信号扰动
这款双通道ADC内核采用多级、差分流水线架构,并集成了输出纠错逻辑。 每个ADC均具有宽带宽输入,支持用户可选的各种输入范围。 集成基准电压源可简化设计。
模拟输入和时钟信号均为差分输入信号。各ADC数据输出内部连接到两个数字下变频器(DDC)。各DDC最多由五个级联信号处理级组成:12位频率转换器(NCO)以及四个半带抽取滤波器。默认会旁路DDC。
除了DDC模块,AD9680还具备其他功能,能够简化通信接收机的自动增益控制(AGC)。 利用ADC的快速检测输出位,可编程阈值检测器可以监控输入信号功率。 如果输入信号电平超过可编程阈值,快速检测指示器就会变为高。 由于该阈值指示器的延迟极短,因此用户能够快速调低系统增益,从而避免ADC输入端出现超量程现象。
用户能将子类1 JESD204B高速串行输出配置为1、2或4通道,具体取决于DDC配置和接收逻辑器件的可接受通道速率。 通过SYSREF±和SYNCINB±输入引脚,可提供多器件同步支持。
AD9680具有灵活的掉电选项,在需要时可以明显降低功耗。 这些特性均可通过1.8 V 至3.3 V三线式SPI进行编程。
AD9680采用64引脚无铅LFCSP封装,额定温度范围为−40 ℃至+85 ℃工业温度范围。 该产品受美国专利保护。
产品聚焦
- 较宽的全功率带宽,支持高达2 GHz的IF信号采样。
- 提供可编程输入端的缓冲输入,简化了滤波器设计和实施。
- 四个集成式宽带抽取滤波器和数控振荡器(NCO)模块支持多频段接收器。
- 灵活的串行端口接口(SPI)控制各种产品特性和功能,满足特定系统要求。
- 可编程快速超量程检测。
- 9mm x 9mm 64引脚LFCSP封装
应用
- 通信
- 分集多频段、多模数字接收器
3G/4G、TD-SCDMA、W-CDMA、GSM、LTE - 通用软件无线电
- 超宽带卫星接收器
- 仪器仪表
- 雷达
- 信号情报(SIGINT)
- DOCSIS 3.0 CMTS上游接收路径
- HFC数字反向路径接收器
提问
在下面提交您的问题,我们将从 ADI 的知识库中给出最佳答案:
您可以在其他地方找到帮助
{{modalTitle}}
{{modalDescription}}
{{dropdownTitle}}
- {{defaultSelectedText}} {{#each projectNames}}
- {{name}} {{/each}} {{#if newProjectText}}
- {{newProjectText}} {{/if}}
{{newProjectTitle}}
{{projectNameErrorText}}
AD9680
文档
筛查
1 应用
数据手册
2
用户手册
1
WIKI
信息
3
HTML
HTML
HTML
技术文章
45
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
应用笔记
3
HTML
HTML
HTML
产品技术资料帮助
ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。
参考资料
数据手册 1
用户手册 1
应用笔记 1
技术文章 17
信息 1
器件驱动器 3
FPGA 互操作性报告 2
3rd Party Solutions 1
模拟对话 8
非常见问题 4
视频
1
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
AD9680BCPZ-1000 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9680BCPZ-1250 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9680BCPZ-500 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9680BCPZ-820 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9680BCPZRL7-1000 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9680BCPZRL7-1250 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9680BCPZRL7-500 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9680BCPZRL7-820 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
- AD9680BCPZ-1000
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9680BCPZ-1250
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9680BCPZ-500
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9680BCPZ-820
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9680BCPZRL7-1000
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9680BCPZRL7-1250
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9680BCPZRL7-500
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9680BCPZRL7-820
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
根据型号筛选
产品型号
产品生命周期
PCN
12月 9, 2016
- 16_0107
AD9680-500/820/1000/1250 Die Revision and Data Sheet Change
AD9680BCPZ-1000
量产
AD9680BCPZ-1250
量产
AD9680BCPZ-500
量产
AD9680BCPZ-820
量产
AD9680BCPZRL7-1000
量产
AD9680BCPZRL7-1250
量产
AD9680BCPZRL7-500
量产
AD9680BCPZRL7-820
量产
根据型号筛选
产品型号
产品生命周期
PCN
12月 9, 2016
- 16_0107
AD9680-500/820/1000/1250 Die Revision and Data Sheet Change
AD9680BCPZ-1000
量产
AD9680BCPZ-1250
量产
AD9680BCPZ-500
量产
AD9680BCPZ-820
量产
AD9680BCPZRL7-1000
量产
AD9680BCPZRL7-1250
量产
AD9680BCPZRL7-500
量产
AD9680BCPZRL7-820
量产
软件和型号相关生态系统
部分模型 | 产品周期 | 描述 | ||
---|---|---|---|---|
内部电源开关降压稳压器2 |
||||
推荐新设计使用 |
6.5V、4 A高效率降压DC-DC调节器 |
|||
推荐新设计使用 |
20 V、4 A、同步降压DC-DC稳压器 |
|||
全差分放大器4 |
||||
推荐新设计使用 |
6 GHz超高动态范围差分放大器 |
|||
推荐新设计使用 |
6.0 GHz、超高动态范围、差分放大器 |
|||
推荐新设计使用 |
4.8 GHz超高动态范围双通道差分放大器 |
|||
推荐新设计使用 |
4.5 GHz 超高动态范围双通道差分放大器 |
|||
时钟产生器件4 |
||||
最后购买期限 |
具集成型 VCO 的超低抖动、多输出时钟合成器 |
|||
最后购买期限 |
具有 11 个输出并支持 JESD204B / JESD204C 协议的超低抖动、4.5GHz PLL |
|||
推荐新设计使用 |
带JESD204B接口的高性能、3.2 GHz、14路输出抖动衰减器 |
|||
推荐新设计使用 |
提供14路LVDS/HSTL输出的JESD204B/JESD204C时钟发生器 |
|||
时钟分配器件3 |
||||
最后购买期限 |
超低抖动 7.5GHz 11 输出扇出缓冲器系列 |
|||
最后购买期限 |
具有 11 个输出并支持 JESD204B/JESD204C 协议的超低抖动、4.5GHz 时钟分配器 |
|||
推荐新设计使用 |
高性能、3.2 GHz、14输出扇出缓冲器 |
|||
数字控制VGA2 |
||||
推荐新设计使用 |
低失真3.2 GHz RF DGA |
|||
推荐新设计使用 |
ADL5205 35 dB范围、1 dB步长可编程VGA |
|||
正线性稳压器(LDO)1 |
||||
量产 |
2 A、低VIN、压差CMOS线性稳压器 |
The JESD204x Frame Mapping Table Generator tool consists of two Windows executables that will allow the user to input any valid combination of JESD204x parameters (L, M, F, S, NP) in order to output a .csv file that illustrates the frame mapping of the JESD204x mode in table format. There is an executable that allows the user to input a single JESD204x mode and another, that allows the user to input the parameters for multiple JESD204x modes in a specified .csv format in order to output a .csv file that illustrates the frame mapping of each of the JESD204x modes that were input into separate tables.
Integrated JESD204 software framework for rapid system-level development and optimization
找不到您所需的软件或驱动?
申请驱动/软件评估套件 5
EVAL-FMCDAQ3-EBZ
高速数据采集FMC板
产品详情
AD-FMCDAQ3-EBZ模块由AD9680(双通道、14位、1.25 GSPS、JESD204B ADC)、AD9152(双通道、16位、2.5 GSPS、JESD204B DAC)、AD9528时钟和电源管理组件组成。它通过FMC连接器和内部生成的载波平台提供时钟信号,包括完全自足的数据采集和信号合成原型制作平台。该模块采用FMC尺寸(84 mm × 69 mm),将宽带数据转换、时钟和电源结合在一起,非常接近用于系统原型开发和设计的实际软硬件,而信号链性能不受影响。
应用
- 电子测试与测量设备
- 通用软件无线电
- 雷达系统
- 超宽带卫星接收器
- 信号情报(SIGINT)
- 点对点通信系统
- DOCSIS 3.0 CMTS和HFC网络
- 多路输入/多路输出(MIMO)无线电
- 自动测试设备
资料
AD-FMCDAQ2-EBZ
AD-FMCDAQ2-EBZ 评估板
产品详情
AD-FMCDAQ2-EBZ模块由AD9680(双通道、14位、1.0 GSPS、JESD204B ADC)、AD9144(四通道、16位、2.8 GSPS、JESD204B DAC)、AD9523-1(14输出、1GHz时钟)和电源管理组件组成。 它通过FMC连接器和内部生成的载波平台提供时钟信号,包括完全自足的数据采集和信号合成原型制作平台。 该模块采用FMC尺寸(84 mm × 69 mm),将宽带数据转换、时钟和电源结合在一起,非常接近用于系统原型开发和设计的实际软硬件,而信号链性能不受影响。
应用
- 电子测试与测量设备
- 通用软件无线电
- 雷达系统
- 超宽带卫星接收机
- 点对点通信系统
资料
EVAL-AD9680
AD9680/AD9234/AD9690评估板
产品详情
AD9680-1000EBZ/AD9234-1000EBZ/AD9690-1000EBZ评估板用于评估AD9680-100014位、1000MSPS JESD204B、双通道模数转换器/AD9234-100014位、1000 MSPS JESD204B、双通道模数转换器/AD9690-100014位、500 MSPS、1 GSPS JESD204B模数转换器。 本参考设计提供在各种模式和配置下运行该ADC所需的全部支持电路。 它设计为可直接与ADS7-V2EBZ数据捕捉卡进行接口,允许用户下载捕捉的数据用于分析。 Visual Analog软件包用来与器件的硬件部分实现接口,允许用户下载捕获的数据并通过用户友好型图形界面进行分析。 同时,SPI控制器软件包也兼容硬件部分,允许用户使用AD9680/AD9234/AD9690的SPI可编程功能。用户指南wiki提供用于配置器件进行实验室性能评估的文档和说明。
AD9680/AD9234/AD9690数据手册提供了更多有关器件配置和性能的信息,在使用该评估板时应加以参考。 所有文档、Visual Analog软件以及SPI控制器均可在高速ADC评估板页面上找到。 欲了解更多信息,或有任何疑问,请发送电子邮件至highspeed.converters@analog.com。
设备要求
- 模拟信号源和抗混叠滤波器
- 采样时钟源
- 用于FPGA接收器的基准时钟源
- 运行Windows 7、XP或Vista的PC
- 建议使用USB 2.0端口(兼容USB 1.1)
- AD9680-1000EBZ评估板
- ADS7-V2EBZ基于FPGA的数据采集套件
AD-FMCADC4-EBZ
ADA4961和AD9680模拟信号链评估与AD9528转换器同步
产品详情
AD9680集宽输入带宽、高采样速率和出色的线性度等特性于一身,非常适合于频谱分析仪、数据采集系统以及各式军工电子应用,比如雷达和干扰/抗干扰措施等。 AD-FMCADC4-EBZ是一款高速4通道数据采集板,集成了两个双通道ADC (1000 MSPS) AD9680和用于驱动每个转换器的四个低失真、3.2 GHz、RF DGA ADA4961。 FMC尺寸形式支持JESD204B高速串行接口。 通过AD9528时钟生成器支持片上时钟和通道同步。 本产品设计用于对高达第二奈奎斯特区的宽带模拟信号进行采样。
此板符合大多数FMC规格的机械尺寸、安装孔位等要求。 虽然该板确实符合大多数FMC规格要求,但它不能用作现成的商用 (COTS)板。 如果需要可供立即集成的商用产品,请咨询FMC制造商并查阅FMC规格(ANSI/VITA 57.1)。
该板针对配合Xilinx开发系统使用的ADI参考设计。 ADI提供完整的源代码(HDL和软件)以重新创建这些项目(减去由FPGA供应商提供的、我们所用的IP),但所供信息可能不足以将其连接至自定义平台。
该板专门针对同步多个AD-FMCADC4-EBZ板而设计。 有关更多同步信息,请参阅 用于同步多个GSPS转换器的测试方法。 参考设计包括通过JESD204B串行接口和SPI接口采集器件数据。 样本写入外部DDR-DRAM中。 它允许通过SPI编程器件并监控其内部寄存器。
资料
ADS7-V2EBZ
基于FPGA的数据采集套件
产品详情