不是您想寻找的产品?
提问
在下面提交您的问题,我们将从 ADI 的知识库中给出最佳答案:
您可以在其他地方找到帮助
特性
- 信噪比(SNR):78.2 dBFS (70 MHz)
- 无杂散动态范围(SFDR):88 dBc (70 MHz)
- 低功耗:750 mW (125 MSPS)
- 1.8 V模拟电源供电
- 1.8 V CMOS或LVDS输出电源
- 1至8整数输入时钟分频器
- 中频采样频率达300 MHz
- 小信号输入噪声:−153.6 dBm/Hz(200 Ω输入阻抗、70 MHz、125 MSPS)
- 可选片内抖动
- 欲了解更多特性,请参考数据手册
这款双通道ADC内核采用多级、差分流水线架构,并集成了输出误差校正逻辑。每个ADC均具有宽带宽、差分采样保持模拟输入放大器,支持用户可选的各种输入范围。集成基准电压源可简化设计。占空比稳定器可用来补偿ADC时钟占空比的波动,使转换器保持出色的性能。
ADC输出数据可以直接路由至两个外部16位输出端口,这些输出可以设置为1.8 V CMOS或LVDS。
需要时,灵活的省电选项可以明显降低功耗。
设置与控制编程利用三线式SPI兼容型串行接口来完成。
AD9268采用64引脚LFCSP封装,额定温度范围为−40°C至+85°C工业温度范围。
产品聚焦
- 片内抖动选项通过低功耗模拟输入改善SFDR性能。
- 专有差分输入在最高300 MHz的输入频率下仍保持出色的信噪比(SNR)性能。
- 采用1.8 V单电源供电,而数字输出驱动器采用一个独立的电源供电,以支持1.8 V CMOS或LVDS输出。
- 标准串行端口接口(SPI)支持各种产品特性和功能,例如:数据格式化(偏移二进制、二进制补码或格雷码)、时钟DCS使能、省电模式、测试模式以及基准电压模式等。
- 与AD9258引脚兼容,使16位产品可轻松迁移至14位产品。AD9268还与面向较低采样速率、低功耗应用的AD9251、AD9231和AD9204系列产品(计划于2009年5月发布)引脚兼容。
应用
- 通信
- 分集无线电系统
- 多模式数字接收机(3G)
GSM、EDGE、W-CDMA、LTE、
CDMA2000、WiMAX、TD-SCDMA - I/Q解调系统
- 智能天线系统
- 通用软件无线电
- 宽带数据应用
- 超声设备
提问
在下面提交您的问题,我们将从 ADI 的知识库中给出最佳答案:
您可以在其他地方找到帮助
{{modalTitle}}
{{modalDescription}}
{{dropdownTitle}}
- {{defaultSelectedText}} {{#each projectNames}}
- {{name}} {{/each}} {{#if newProjectText}}
- {{newProjectText}} {{/if}}
{{newProjectTitle}}
{{projectNameErrorText}}
AD9268
文档
筛查
1 应用
数据手册
1
应用笔记
28
969 kB
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
HTML
技术文章
7
URL
HTML
HTML
HTML
HTML
HTML
HTML
评估设计文件
5
zip
zip
xls
用户手册
3
2699 kB
产品技术资料帮助
ADI公司所提供的资料均视为准确、可靠。但本公司不为用户在应用过程中侵犯任何专利权或第三方权利承担任何责任。技术指标的修改不再另行通知。本公司既没有含蓄的允许,也不允许借用ADI公司的专利或专利权的名义。本文出现的商标和注册商标所有权分别属于相应的公司。
参考资料
数据手册 1
用户手册 2
应用笔记 12
技术文章 3
评估设计文件 3
参考电路 1
模拟对话 1
ADI 始终高度重视提供符合最高质量和可靠性水平的产品。我们通过将质量和可靠性检查纳入产品和工艺设计的各个范围以及制造过程来实现这一目标。出货产品的“零缺陷”始终是我们的目标。查看我们的质量和可靠性计划和认证以了解更多信息。
产品型号 | 引脚/封装图-中文版 | 文档 | CAD 符号,脚注和 3D模型 |
---|---|---|---|
AD9268BCPZ-105 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9268BCPZ-125 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9268BCPZ-80 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9268BCPZRL7-105 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9268BCPZRL7-125 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
|
AD9268BCPZRL7-80 | 64-Lead LFCSP (9mm x 9mm w/ EP) |
|
- AD9268BCPZ-105
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9268BCPZ-125
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9268BCPZ-80
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9268BCPZRL7-105
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9268BCPZRL7-125
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
- AD9268BCPZRL7-80
- 引脚/封装图-中文版
- 64-Lead LFCSP (9mm x 9mm w/ EP)
- 文档
- HTML Material Declaration
- HTML Reliablity Data
- CAD 符号,脚注和 3D模型
- Ultra Librarian
- SamacSys
根据型号筛选
产品型号
产品生命周期
PCN
6月 9, 2021
- 20_0126
Conversion of Select Sizes LFCSP Products from Punched to Sawn and Transfer of Assembly Site to ASE Korea
AD9268BCPZ-105
量产
AD9268BCPZ-125
量产
AD9268BCPZ-80
量产
AD9268BCPZRL7-105
量产
AD9268BCPZRL7-125
量产
AD9268BCPZRL7-80
量产
根据型号筛选
产品型号
产品生命周期
PCN
6月 9, 2021
- 20_0126
Conversion of Select Sizes LFCSP Products from Punched to Sawn and Transfer of Assembly Site to ASE Korea
AD9268BCPZ-105
量产
AD9268BCPZ-125
量产
AD9268BCPZ-80
量产
AD9268BCPZRL7-105
量产
AD9268BCPZRL7-125
量产
AD9268BCPZRL7-80
量产
软件和型号相关生态系统
部分模型 | 产品周期 | 描述 | ||
---|---|---|---|---|
单端转差分放大器2 |
||||
推荐新设计使用 |
ADA4937-2 超低失真差分模数转换器驱动器 |
|||
推荐新设计使用 |
超低失真差分ADC驱动器(双通道) |
|||
多个输出降压调节器1 |
||||
量产 |
双通道2 A/单通道4 A、可配置同步降压DC-DC稳压器 |
|||
基带可编程VGA滤波器1 |
||||
过期 |
31 MHz、双通道可编程滤波器和可变增益放大器 |
|||
全差分放大器2 |
||||
推荐新设计使用 |
2.9 GHz超低失真射频/中频差分放大器 |
|||
推荐新设计使用 |
2.6GHz 超低失真RF/IF差分放大器 |
|||
时钟产生器件3 |
||||
推荐新设计使用 |
1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,8路输出 |
|||
推荐新设计使用 |
1.2 GHz时钟分配IC,PLL内核,分频器,延迟调整,5路输出 |
|||
推荐新设计使用 |
1.2 GHz时钟分配IC、2路1.6 GHz输入、分频器、延迟调整、5路输出 |
|||
时钟分配器件3 |
||||
推荐新设计使用 |
800 MHz时钟分配IC,分频器,延迟调整,三路输出 |
|||
推荐新设计使用 |
1.6 GHz时钟分配IC、分频器、延迟调整、3路输出 |
|||
推荐新设计使用 |
1.6 GHz时钟分配IC,分频器,延迟调整,两路输出 |
|||
数字控制VGA2 |
||||
推荐新设计使用 |
41dB增益范围、1 dB步长、可编程双通道VGA |
|||
推荐新设计使用 |
超低失真IF双通道VGA |
|||
增益模块2 |
||||
推荐新设计使用 |
20 MHz 至1.0 GHz 中频增益模块 |
|||
推荐新设计使用 |
20 MHz至1.0 GHz中频增益模块 |
找不到您所需的软件或驱动?
申请驱动/软件评估套件 2
HSC-ADC-EVALCZ
基于FPGA的数据采集套件
产品详情
HSC-ADC-EVALCZ高速转换器评估平台使用基于FPGA的缓冲存储器板,采集来自ADI高速模数转换器(ADC)评估板的数字数据块。该板通过USB端口连接到PC,并与VisualAnalog®软件配合使用来快速评估高速ADC的性能。该评估套件设置简单。所需的额外设备包括ADI高速ADC评估板、信号源和时钟源。一旦连接该套件并上电,PC便立即开始评估。
资料
软件
ZIP
29.79 M
ZIP
ZIP
EVAL-AD9268
AD9268 评估板
产品详情
本页提供评估AD9268的评估板文档和订购信息。
AD9268-125EBZ用于评估双通道16位ADC AD9268。本参考设计提供在各种模式和配置下运行器件所需的全部支持电路。它设计为可直接与HSC-ADC-EVALCZ的数据捕获卡进行接口,允许用户下载捕获的数据用于分析。Visual Analog软件包用来与器件的硬件部分实现接口,允许用户下载捕获的数据并通过用户友好型图形界面进行分析。同时,SPI控制器软件包也兼容硬件部分,可让用户使用AD9268的SPI可编程功能。
AD9268数据手册提供了更多有关器件配置和性能的信息,在使用这些工具时应加以参考。所有文档、Visual Analog软件以及SPI控制器均可在高速ADC评估板页面上找到。欲了解更多信息,或有任何疑问,请发送电子邮件至highspeed.converters@analog.com。
资料