概览

产品详情

ADRF6850评估板(EVAL-ADRF6850EB1Z)设计用于帮助用户全面评估ADRF6850。该评估板提供的光盘含有软件GUI,允许用户采用PC的并行端口,并通过SPI或I2C接口向ADRF6850的所有寄存器组写入数据。该评估板提供SMA连接器,可用作下列用途:连接解调器输入RF信号(连接后评估板以单端方式工作)、输出基带信号、控制VGA增益的VGAIN输入以及+3.3V电源。它含有13.5 MHz参考时钟,用于片内PLL的基准电压输入,并且需要时能够以外部参考时钟驱动该输入。它还集成供PLL使用的四阶环路滤波器,针对最佳的均方根抖动性能而优化,参考时钟为13.5 MHz,电荷泵电流为2.5 mA。环路带宽约为50 kHz,相位裕量为55⁰。可通过LOMON输出监控PLL频率和性能。这些是开集输出,需使用板载50 Ω电阻或上拉电感端接至3.3V。另外,还可监控锁定检测和MUXOUT。所有电源均采用100 nF与56 pF的并联电容组合去耦。10 μF电容提供低频去耦。有关评估板的更多详情,请参考ADRF6850数据手册。

相关产品