设计工具与计算器
ADI的设计工具使用方便,通过针对精度优化的仿真简化您的设计和产品选型过程。 ADI公司的电路设计工具通过网络免费提供或下载。
- 减少您的测试时间,更快地获得成品
- 克服工程挑战,简化计算
- 使用业界较领先产品打造优质设计
- 对结果和解决方案充满信心
SPICE
EE-Sim工具
为支持工程师快速、准确地仿真其电路设计,ADI公司提供EE-Sim OASIS仿真工具。它包括SIMPLIS仿真引擎,这是业界先进的开关模式电源IC仿真器,还有因其稳健和快速收敛而闻名的SIMetrix SPICE仿真引擎。
EE-Sim解决方案查找器是一款先进的零件选择工具,可让您快速找到合适的开关电源。为何解决方案查找器比参数搜索更好?解决方案查找器会验证您的设计要求,以确保每个推荐零件的适用性。它还比较了每个推荐解决方案的效率、尺寸和成本,同时考虑完整解决方案BOM,而不仅仅是IC。
放大器与线性工具
噪声分析工具是一种基于Web的工具,旨在构建、仿真和验证复杂的精密信号链。执行交流和噪声分析,在几秒内找出传递函数、各器件的噪声贡献、SNR和ENOB。对信号链中ADI元件进行高级建模可提供实验室质量结果,以满足设计要求并实现快速虚拟验证。可将完整的信号链导出到LTspice以便进一步分析。
使用模拟滤波器向导和实际运算放大器在几分钟内设计低通、高通或带通滤波器。 设计过程中,可以观察滤波器设计的理想规格与实际电路行为特性。 快速评估权衡运算放大器规格 – 包括增益带宽、噪声和电源电流 – 以确定满足您需求的较佳滤波器设计。
使用光电二极管向导设计跨导放大器电路与光电二极管接口。 从工具内置器件库中选择一个光电二极管,或输入自定义光电二极管规格。 快速考量权衡带宽、峰值(Q)和ENOB/SNR。 修改电路参数,并立即查看图中的脉冲响应、频率响应和噪声增益结果。
仪表放大器数据手册通常显示输出摆幅与输入共模电压图(或几种变化形式),也称为钻石图,全面显示所有外部和内部裕量限值。 根据充足的基本电路信息,可对钻石图的各种电源电压、增益和基准引脚电压进行调整。
时钟与定时工具
TimerBlox®器件是精确而简单的小型时序器件,设计用于5个基本操作:压控振荡(VCO)、低频时钟、脉宽调制(PWM)、单次生成和信号延迟。
TimerBlox Designer是一款基于Excel的选型和频率合成工具,能够帮助您选择和配置适合应用的TimerBlox器件,从而加快和简化设计过程。
ADIsimCLK是一款专门针对ADI公司的超低抖动时钟分配和时钟产生产品系列而开发的设计工具。 无论是在无线基础设施、仪器仪表、网络、宽带、自动测试设备领域,还是在其它要求可预测时钟性能的应用,ADIsimCLK都能帮助您迅速开发、评估和优化设计。 它是一款非常成功的ADI时钟产品相位噪声和抖动预测工具。
数据转换器工具
精密DAC误差预算工具是一种Web应用程序,用于计算精密DAC信号链的直流精度。它可显示整个信号链中的静态误差状况,以快速评估设计利弊。可计算由基准电压源、运算放大器和精密DAC引起的直流误差。
电源管理工具
ADI Power Studio® 是一款功能强大、基于Windows的开发环境,支持ADI公司的 Super Sequencer® 产品。ADI Power Studio支持许多不同的任务,如通过连接至演示板系统来评估ADI IC,并在离线模式(没有硬件)下构建可在日后保存和重新加载的多芯片配置文件。
RF与频率合成工具
ADIsimPLL设计工具是一款全面且简单易用的PLL频率合成器设计和仿真工具, 它可以模拟所有可能影响PLL性能的重要非线性效应,包括相位噪声、小数N分频杂散和反冲防回差脉冲等。
Cybersecurity
The DeepCover Security Lab is an interactive tool to demonstrate how to successfully apply security protocols in your system or product. It is designed to help you understand the importance of security, learn cryptographic terminology and apply these principles using Analog's latest Secure Authenticator products.
该命令行可执行工具可生成Verilog模块,从而实现JESD204接收传输层。用户在配置文件中指定由传输层模块支持的一种或多种模式。这些模式定义为一组JESD204参数值:L、M、F、S、N’和CF。该传输层将JESD204链路层IP输出的JESD204通道数据转换为具有固定宽度的数据总线,其中包含交错的虚拟转换器样本。JESD204B和JESD204C链路层均支持。