ADIsimCLK设计与评估软件

ADIsimCLK设计与评估软件

ADIsimCLK是一款专门针对ADI公司的超低抖动时钟分配和时钟产生产品系列而开发的设计工具。无论是在无线基础设施、仪器仪表、网络、宽带、自动测试设备领域,还是在其它要求可预测时钟性能的应用,ADIsimCLK都能帮助您迅速开发、评估和优化设计。

ADIsimCLK 1.40版包括低噪声、多路输出、集成VCO的时钟发生器AD9523, AD9524, 和AD9523-1的模型。1.30版提供AD9520-x、AD9522-、AD9516-x、AD9517-x和AD9518-x系列集成VCO的多路输出时钟发生器的模型。ADIsimCLK 1.30版还包括ADI公司新型时钟缓冲器ADCLK846, ADCLK854, ADCLK905, ADCLK907ADCLK925的模型。除了标准ADIsimCLK选项以外,新版本还具有在AD951x和AD952x输出通道增加扇出缓冲器的选项。ADIsimCLK 1.30版有多项工具改进,所有模型都能从中受益,改进包括:用户友好的VCO/VCXO/TCXO库编辑器,扩展的时钟分配模式配置选项,功耗估计,改进的相位噪声图,以表格形式显示用户可选偏移频率下的相位噪声,以及将相位噪声(表格形式)保存到文件的选项。AD9510AD9511的用户还会注意到一个新的配置,即可以将分配通道置于PLL反馈路径中。AD9520AD9522的用户会注意到内置的零延迟功能。

ADIsimCLK是一款非常成功的ADI时钟产品相位噪声和抖动预测工具。特性包括: More

    • 抖动性能 – 宽带和SONET规格
    • 相位噪声性能
    • 相位噪声影响 - ACI/ACR、EVM、相位抖动等
    • 抖动对ADC性能的影响 – SNR、ENOB
    • 精确的时序分析(逻辑分析仪显示)

除了集成PLL/VCO,ADIsimCLK还能够模拟PLL频率合成器与外部VCO。分析功能包括:

    • 相位噪声分析,包括参考、VCO、环路滤波器和鉴相器的贡献
    • 非线性瞬态分析 – 用于精确判断锁定时间

ADIsimCLK的界面极为友好、简单易用。利用ADIsimCLK向导,设计人员在几分钟时间内就可以观察到“仿真”时钟分配设计的详细性能数据。时钟电路优化也可在这种互动环境中完成,其简单性和互动性如同使用电子表格。采用传统方法设计、构建、测量参数可能需要数天时间,而ADIsimCLK则使这一切大为改观,用户更改电路设计后,立即就可以观察到性能变化情况。

总之,ADIsimCLK能让设计人员更高效地工作,直接修改环路带宽、分频比、相位偏移、输出频率等参数,并能够即刻显示这些更改对性能的影响。采用传统设计技术时,评估新器件需对原型进行构建、测量和手工优化,从而成为革新的巨大障碍,这往往是继续使用“老”时钟分配芯片的主要原因。

ADIsimCLK带有ADI公司系列时钟产品的在线器件数据的链接。建议用户经常访问www.analog.com/clock-timing,以了解新产品发布信息和最新的产品信息。用户可以从帮助菜单随时访问ADI公司网站。

立即下载:用户可以免费下载ADIsimCLK™软件。Less

ADIsimCLK

ADIsimCLK 1.4版
(2011年1月公布)
Zip文件存储到本地后,请执行解压缩并运行setup.exe安装软件。请注意:安装最新版本之前,应卸载旧版本软件。
沪ICP备09046653号
提供意见反馈 X
content here.
content here.

提供意见反馈

关闭