Новые материалы по теме (1)

Обзор

Особенности и преимущества

  • Dual transmitters
  • Dual receivers
  • Dual input shared Observation Receiver
  • Max Rx BW: 200 MHz
  • Max Tunable Tx synthesis BW: 450 MHz
  • Max Observation Rx BW: 450MHz
  • Fully integrated fractional-N RF synthesizers
  • Fully integrated clock synthesizer
  • Multi-chip phase synchronization for RF LO and baseband clocks
  • JESD204B data path interface
  • Tuning range: 75 MHz to 6000 MHz

Подробнее о продукте

The ADRV9009 is a highly integrated, radio frequency (RF) agile transceiver offering dual transmitters and receivers, integrated synthesizers, and digital signal processing functions. The IC delivers a versatile combination of the high performance and low power consumption demanded by 3G and 4G macro cell TDD base station applications.

The receive path consists of two independent, wide bandwidth, direct conversion receivers with state-of-the-art dynamic range. The part also supports a wide-bandwidth time-shared observation path receiver for use in TDD applications. The complete receive subsystem includes automatic and manual attenuation control, dc offset correction, quadrature error correction (QEC), and digital filtering, thus eliminating the need for these functions in the digital baseband. Several auxiliary functions such as ADCs, DACs, and GPIOs for PA and RF-front-end control are also integrated.

In addition to the autonomous AGC, it also has flexible external gain control modes, allowing significant flexibility in setting system level gain dynamically.

The received signals are digitized with a set of four high dynamic range continuous-time sigma-delta ADCs which provide inherent anti-aliasing. The combination of the direct conversion architecture, which does not suffer from out-of-band image mixing, and the lack of aliasing relaxes the requirements of the RF filters as compared to traditional IF receivers.

The transmitters use an innovative direct conversion modulator that achieves high modulation accuracy with exceptionally low noise.

The observation path consists of a wide bandwidth direct-conversion receiver with state-of-the-art dynamic range.

The transmitters use an innovative direct conversion modulator that achieves high modulation accuracy with exceptionally low noise.

The fully integrated phase-locked loop (PLL) provides high performance, low power fractional-N RF frequency synthesis for the transmitter and receiver signal paths. An additional synthesizer generates the clocks needed for the converters, digital circuits, and serial interface. Special precautions have been taken to provide the isolation demanded in high performance base station applications. All voltage controlled oscillators (VCOs) and loop filter components are integrated.

The high-speed JESD204B interface supports up to 12.288 Gbps lane rates resulting in two lanes per transmitter, and a single lane per receiver in the widest bandwidth mode. The interface also supports interleaved mode for lower bandwidths thus reducing the total number of high speed data interface lanes to one. Both fixed and floating-point data formats are supported. The floating-point format allows internal AGC to be invisible to the demodulator device. Details of the format are available in the device User Guide.

The core of the ADRV9009 can be powered directly from 1.3 V and 1.8 V regulators and is controlled via a standard 4 wire serial port. Comprehensive power-down modes are included to minimize power consumption in normal use. The ADRV9009 is packaged in a 12mm × 12 mm, 196-ball chip scale ball grid array (CSP_BGA).

Applications

  • 3G/4G/5G TDD macro cell base stations
  • TDD active antenna systems
  • Massive MIMO
  • Phased Array Radar
  • Electronic Warfare
  • Military Communications
  • Portable test equipment

Статус продукта icon-recommended Рекомендовано для новых разработок

Данный продукт выпущен на рынок. Техническое описание содержит окончательные характеристики и рабочие параметры продукта. Для новых разработок ADI рекомендует применение данных продуктов.

Оценочные комплекты (1)

Ресурсы проектирования

Компания Analog Devices всегда уделяла повышенное внимание обеспечению максимальных уровней качества и надежности предлагаемых продуктов. Для этого мы внедряем контроль качества и надежности на каждом этапе проектирования технологических процессов и продуктов, а также на этапе производства. Нашим принципом является обеспечение "полного отсутствия дефектов" поставляемых компонентов.

Обсуждения

ADRV9009 Обсуждения

ADRV9009 Receiver bandwidth
8 неделя (ль) назад в категории 1/ADRV9008
Is ADRV9009 API code thread-safe?
10 неделя (ль) назад в категории 1/ADRV9008
Is there any power up sequence requirement for ADRV9009?
10 неделя (ль) назад в категории 1/ADRV9008
ADRV9009 Не смогли найти, что искали? Спросите в сообществе Analog »

Образцы и покупка

Функционирование раздела Образцы и покупка возможно только в полной версии сайта
Назад
Проверить наличие


Приведенные цены действительны в США и указаны только для примерного бюджетного рассчета. Цены указаны в долларах США (за штуку в указанном размере партии) и могут быть изменены. Цены в других регионах могут отличаться в зависимости от местных пошлин, налогов, сборов и курсов валют. Для уточнения стоимости обращайтесь в местные офисы продаж Analog Devices, или к официальным дистрибьюторам. Цены на оценочные платы и наборы указаны за штуку независимо от количества.


Помощь

 

Оценочные платы Цена указана за одну единицу.
Назад
Проверить наличие
Цены указаны за одну штуку, в долларах США, на условиях ФОБ. Являются рекомендованными розничными ценами в США, приведены только для примерного расчета и могут меняться. Международные цены могут отличаться на величину местных пошлин, налогов, сборов и курсов валют.