

# 60V、2MHz、4スイッチ同期整流式昇降圧LEDドライバ・コントローラ

## 特長

- 4スイッチのシングル・インダクタ・アーキテクチャにより、出力電圧より高い、低い、または等しい入力電圧が可能
- 効率:最大95%(2MHz時)
- 独自のピーク降圧ピーク昇圧電流モード
- 広い入力電圧範囲:4V~60V
- 広い出力電圧範囲:0V~60V(51V LED)
- $\pm 3\%$ のLED電流精度
- 2000:1の外部PWM調光および128:1の内部PWM調光
- 高電位側PMOS PWMスイッチ・ドライバ
- 降圧または昇圧動作時に上側MOSFETのリフレッシュ・ノイズなし
- 調整可能および同期可能な周波数:600kHz~2MHz
- ちらつきのないスペクトラム拡散による低EMI
- フォルト通知機能付きの開放LEDおよび短絡LED保護
- 露出パッド付き28ピンTSSOPパッケージおよび28ピンQFN(4mm×5mm)パッケージで供給

## アプリケーション

- 自動車のヘッドライト/走行用ランプ
- 高周波LED照明

## 標準的応用例

### 効率94%の24W(16V、1.5A)2MHz昇降圧LEDドライバ



8391af

# LT8391A

## 絶対最大定格 (Note 1)

|                                                         |         |
|---------------------------------------------------------|---------|
| V <sub>IN</sub> 、EN/UVLO、V <sub>OUT</sub> 、ISP、ISN..... | 60V     |
| (ISP-ISN).....                                          | -1V~1V  |
| BST1、BST2 .....                                         | 66V     |
| SW1、SW2、LSP、LSN.....                                    | -6V~60V |
| INTV <sub>CC</sub> 、(BST1-SW1)、(BST2-SW2) .....         | 6V      |
| (BST1-LSP)、(BST1-LSN) .....                             | 6V      |
| FB、PWM、SYNC/SPRD、CTRL1、CTRL2、FAULT.....                 | 6V      |

## 動作接合部温度範囲 (Note 2、3)

|                |             |
|----------------|-------------|
| LT8391AE.....  | -40°C~125°C |
| LT8391AI ..... | -40°C~125°C |
| LT8391AH ..... | -40°C~150°C |
| 保存温度範囲.....    | -65°C~150°C |

## ピン配置



## 発注情報

(<http://www.linear-tech.co.jp/product/LT8391A#orderinfo>)

| 無鉛仕上げ           | テープ・アンド・リール       | 製品マーキング*  | パッケージ                           | 温度範囲           |
|-----------------|-------------------|-----------|---------------------------------|----------------|
| LT8391AEFE#PBF  | LT8391AEFE#TRPBF  | LT8391AFE | 28-Lead Plastic TSSOP           | -40°C to 125°C |
| LT8391AIFE#PBF  | LT8391AIFE#TRPBF  | LT8391AFE | 28-Lead Plastic TSSOP           | -40°C to 125°C |
| LT8391AHFE#PBF  | LT8391AHFE#TRPBF  | LT8391AFE | 28-Lead Plastic TSSOP           | -40°C to 150°C |
| LT8391AEUFD#PBF | LT8391AEUFD#TRPBF | 8391A     | 28-Lead (4mm x 5mm) Plastic QFN | -40°C to 125°C |
| LT8391AIUFD#PBF | LT8391AIUFD#TRPBF | 8391A     | 28-Lead (4mm x 5mm) Plastic QFN | -40°C to 125°C |
| LT8391AHUFD#PBF | LT8391AHUFD#TRPBF | 8391A     | 28-Lead (4mm x 5mm) Plastic QFN | -40°C to 150°C |

より広い動作温度範囲で規定されるデバイスについては、弊社へお問い合わせください。\* 温度グレードは出荷時のコンテナのラベルで識別されます。

無鉛仕上げの製品マーキングの詳細については、<http://www.linear-tech.co.jp/leadfree/>をご覧ください。

テープ・アンド・リールの仕様の詳細については、<http://www.linear-tech.co.jp/taapeandree/>をご覧ください。

一部のパッケージは、#TRMPBF接尾部を付けることにより、指定の販売経路を通じて500個入りのリールで供給可能です。

## 電気的特性

●は全動作温度範囲の規格値を意味する。それ以外は  $T_A = 25^\circ\text{C}$  での値 (Note 2)。注記がない限り、 $V_{IN} = 12\text{V}$ 、 $V_{EN/UVLO} = 1.5\text{V}$ 。

| SYMBOL | PARAMETER                        | CONDITIONS                                                                                                                                            | MIN | TYP              | MAX              | UNITS                                           |
|--------|----------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------|-----|------------------|------------------|-------------------------------------------------|
|        | $V_{IN}$ Operating Voltage Range |                                                                                                                                                       | ● 4 | 60               |                  | V                                               |
|        | $V_{IN}$ Quiescent Current       | $V_{EN/UVLO} = 0.3\text{V}$<br>$V_{EN/UVLO} = 1.1\text{V}$<br>Not Switching                                                                           |     | 1<br>270<br>2.1  | 2<br>2.8         | $\mu\text{A}$<br>$\mu\text{A}$<br>mA            |
|        | $V_{OUT}$ Voltage Range          |                                                                                                                                                       | ● 0 | 60               |                  | V                                               |
|        | $V_{OUT}$ Quiescent Current      | $V_{EN/UVLO} = 0.3\text{V}$ , $V_{OUT} = 12\text{V}$<br>$V_{EN/UVLO} = 1.1\text{V}$ , $V_{OUT} = 12\text{V}$<br>Not Switching, $V_{OUT} = 12\text{V}$ |     | 0.1<br>0.1<br>20 | 0.5<br>0.5<br>60 | $\mu\text{A}$<br>$\mu\text{A}$<br>$\mu\text{A}$ |

### リニア・レギュレータ

|  |                                                             |                                                                     |        |      |      |    |
|--|-------------------------------------------------------------|---------------------------------------------------------------------|--------|------|------|----|
|  | INTV <sub>CC</sub> Regulation Voltage                       | $ INTV_{CC}  = 20\text{mA}$                                         | 4.85   | 5.0  | 5.15 | V  |
|  | INTV <sub>CC</sub> Load Regulation                          | $ INTV_{CC}  = 0\text{mA}$ to $80\text{mA}$                         |        | 1    | 4    | %  |
|  | INTV <sub>CC</sub> Line Regulation                          | $ INTV_{CC}  = 20\text{mA}$ , $V_{IN} = 6\text{V}$ to $60\text{V}$  |        | 1    | 4    | %  |
|  | INTV <sub>CC</sub> Current Limit                            | $V_{INTV_{CC}} = 4.5\text{V}$                                       | 110    | 145  | 190  | mA |
|  | INTV <sub>CC</sub> Dropout Voltage ( $V_{IN} - INTV_{CC}$ ) | $ INTV_{CC}  = 20\text{mA}$ , $V_{IN} = 4\text{V}$                  |        | 160  |      | mV |
|  | INTV <sub>CC</sub> Undervoltage Lockout Threshold           | Falling                                                             | 3.44   | 3.54 | 3.64 | V  |
|  | INTV <sub>CC</sub> Undervoltage Lockout Hysteresis          |                                                                     |        | 0.24 |      | V  |
|  | $V_{REF}$ Regulation Voltage                                | $ V_{REF}  = 100\mu\text{A}$                                        | ● 1.97 | 2.00 | 2.03 | V  |
|  | $V_{REF}$ Load Regulation                                   | $ V_{REF}  = 0\text{mA}$ to $1\text{mA}$                            |        | 0.4  | 1    | %  |
|  | $V_{REF}$ Line Regulation                                   | $ V_{REF}  = 100\mu\text{A}$ , $V_{IN} = 4\text{V}$ to $60\text{V}$ |        | 0.1  | 0.2  | %  |
|  | $V_{REF}$ Current Limit                                     | $V_{REF} = 1.8\text{V}$                                             | 2      | 2.5  | 3.2  | mA |
|  | $V_{REF}$ Undervoltage Lockout Threshold                    | Falling                                                             | 1.78   | 1.84 | 1.90 | V  |
|  | $V_{REF}$ Undervoltage Lockout Hysteresis                   |                                                                     |        | 50   |      | mV |

### 制御入力/出力

|  |                                 |                                                                                           |         |                     |               |                                                 |
|--|---------------------------------|-------------------------------------------------------------------------------------------|---------|---------------------|---------------|-------------------------------------------------|
|  | EN/UVLO Shutdown Threshold      |                                                                                           | ● 0.3   | 0.6                 | 1.0           | V                                               |
|  | EN/UVLO Enable Threshold        | Falling                                                                                   | ● 1.196 | 1.220               | 1.244         | V                                               |
|  | EN/UVLO Enable Hysteresis       |                                                                                           |         | 13                  |               | mV                                              |
|  | EN/UVLO Hysteresis Current      | $V_{EN/UVLO} = 0.3\text{V}$<br>$V_{EN/UVLO} = 1.1\text{V}$<br>$V_{EN/UVLO} = 1.3\text{V}$ |         | -0.1<br>2.2<br>-0.1 | 0<br>2.5<br>0 | $\mu\text{A}$<br>$\mu\text{A}$<br>$\mu\text{A}$ |
|  | CTRL1, CTRL2 Input Bias Current | $ V_{CTRL1/2}  = 0.75\text{V}$ (Note 4), Current out of Pin                               | 0       | 20                  | 50            | nA                                              |
|  | CTRL1, CTRL2 Dim-Off Threshold  | Falling                                                                                   | ● 190   | 200                 | 210           | mV                                              |
|  | CTRL1, CTRL2 Dim-Off Hysteresis |                                                                                           |         | 28                  |               | mV                                              |

### PWM調光

|  |                                                             |                                                                                                                                                   |       |                                    |         |    |
|--|-------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------|-------|------------------------------------|---------|----|
|  | External PWM Dimming Threshold                              | Rising, $R_P = 30\text{k}$                                                                                                                        | ● 1.3 | 1.4                                | 1.5     | V  |
|  | External PWM Dimming Hysteresis                             | $R_P = 30\text{k}$                                                                                                                                |       | 220                                |         | mV |
|  | Internal PWM Dimming Duty Cycle                             | $V_{PWM} = 1\text{V}$ , $R_P \geq 51\text{k}$<br>$V_{PWM} = 1.5\text{V}$ , $R_P \geq 51\text{k}$<br>$V_{PWM} = 2\text{V}$ , $R_P \geq 51\text{k}$ |       | 47<br>97                           | 3<br>53 | %  |
|  | Switching Frequency to Internal PWM Dimming Frequency Ratio | $R_P = 51\text{k}$<br>$R_P = 82\text{k}$<br>$R_P = 130\text{k}$<br>$R_P = 200\text{k}$<br>$R_P = 300\text{k}$                                     |       | 256<br>512<br>1024<br>2048<br>4096 |         |    |

## 電気的特性

●は全動作温度範囲の規格値を意味する。それ以外は  $T_A = 25^\circ\text{C}$  での値 (Note 2)。注記がない限り、 $V_{IN} = 12\text{V}$ 、 $V_{EN/UVLO} = 1.5\text{V}$ 。

| SYMBOL | PARAMETER                               | CONDITIONS                                           | MIN | TYP  | MAX | UNITS         |   |
|--------|-----------------------------------------|------------------------------------------------------|-----|------|-----|---------------|---|
|        | RP Pin Current Limit                    | $V_{RP} = 0\text{V}$ , Current out of Pin            |     | 40   |     | $\mu\text{A}$ |   |
|        | Minimum $V_{OUT}$ for PWMTG to be On    | PWM dimming on                                       |     | 2.4  | 3   | V             |   |
|        | PWMTG On Voltage $V_{(VOUT-PWMTG)}$     | $V_{OUT} = 12\text{V}$                               |     | 4.5  | 5   | 5.5           | V |
|        | PWMTG Off Voltage $V_{(VOUT-PWMTG)}$    | $V_{OUT} = 12\text{V}$                               |     | -0.1 | 0   | 0.1           | V |
|        | PWM to PWMTG Turn On Propagation Delay  | $C_{PWMTG} = 3.3\text{nF}$ to $V_{OUT}$ , 50% to 50% |     | 90   |     | ns            |   |
|        | PWM to PWMTG Turn Off Propagation Delay | $C_{PWMTG} = 3.3\text{nF}$ to $V_{OUT}$ , 50% to 50% |     | 40   |     | ns            |   |
|        | PWMTG Turn On Fall Time                 | $C_{PWMTG} = 3.3\text{nF}$ to $V_{OUT}$ , 10% to 90% |     | 300  |     | ns            |   |
|        | PWMTG Turn Off Rise Time                | $C_{PWMTG} = 3.3\text{nF}$ to $V_{OUT}$ , 90% to 10% |     | 10   |     | ns            |   |

## エラーアンプ

|  |                                                   |                                                                                                                                                                                                    |        |              |            |                |                                                 |                  |
|--|---------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|--------|--------------|------------|----------------|-------------------------------------------------|------------------|
|  | Full Scale LED Current Regulation $V_{(ISP-ISN)}$ | $V_{CTRL1/2} \geq 1.35\text{V}$ (Note 4), $V_{ISP} = 12\text{V}$<br>$V_{CTRL1/2} \geq 1.35\text{V}$ (Note 4), $V_{ISP} = 0\text{V}$                                                                | ●<br>● | 97<br>97     | 100<br>100 | 103<br>103     | mV<br>mV                                        |                  |
|  | 9/10th LED Current Regulation $V_{(ISP-ISN)}$     | $V_{CTRL1/2} = 1.15\text{V}$ (Note 4), $V_{ISP} = 12\text{V}$<br>$V_{CTRL1/2} = 1.15\text{V}$ (Note 4), $V_{ISP} = 0\text{V}$                                                                      | ●<br>● | 87<br>87     | 90<br>90   | 93<br>93       | mV<br>mV                                        |                  |
|  | 1/2 LED Current Regulation $V_{(ISP-ISN)}$        | $V_{CTRL1/2} = 0.75\text{V}$ (Note 4), $V_{ISP} = 12\text{V}$<br>$V_{CTRL1/2} = 0.75\text{V}$ (Note 4), $V_{ISP} = 0\text{V}$                                                                      | ●<br>● | 47.5<br>47.5 | 50<br>50   | 52.5<br>52.5   | mV<br>mV                                        |                  |
|  | 1/20th LED Current Regulation $V_{(ISP-ISN)}$     | $V_{CTRL1/2} = 0.30\text{V}$ (Note 4), $V_{ISP} = 12\text{V}$<br>$V_{CTRL1/2} = 0.30\text{V}$ (Note 4), $V_{ISP} = 0\text{V}$                                                                      | ●<br>● | 3<br>3       | 5<br>5     | 7<br>7         | mV<br>mV                                        |                  |
|  | Zero Scale LED Current Regulation $V_{(ISP-ISN)}$ | $V_{CTRL1/2} = 0.25\text{V}$ (Note 4), $V_{ISP} = 12\text{V}$<br>$V_{CTRL1/2} = 0.25\text{V}$ (Note 4), $V_{ISP} = 0\text{V}$                                                                      | ●<br>● | -2<br>-2     | 0<br>0     | 2<br>2         | mV<br>mV                                        |                  |
|  | ISP/ISN Input Common Mode Range                   |                                                                                                                                                                                                    | ●      | 0            |            | 60             | V                                               |                  |
|  | ISP/ISN Low Side to High Side Switchover Voltage  | $V_{ISP} = V_{ISN}$                                                                                                                                                                                |        |              |            | 1.8            | V                                               |                  |
|  | ISP/ISN High Side to Low Side Switchover Voltage  | $V_{ISP} = V_{ISN}$                                                                                                                                                                                |        |              |            | 1.7            | V                                               |                  |
|  | ISP Input Bias Current                            | $V_{PWM} = 5\text{V}$ , $V_{ISP} = V_{ISN} = 12\text{V}$<br>$V_{PWM} = 5\text{V}$ , $V_{ISP} = V_{ISN} = 0\text{V}$<br>$V_{EN/UVLO} = 0\text{V}$ , $V_{ISP} = V_{ISN} = 12\text{V}$ or $0\text{V}$ |        |              |            | 23<br>-10<br>0 | $\mu\text{A}$<br>$\mu\text{A}$<br>$\mu\text{A}$ |                  |
|  | ISN Input Bias Current                            | $V_{PWM} = 5\text{V}$ , $V_{ISP} = V_{ISN} = 12\text{V}$<br>$V_{PWM} = 5\text{V}$ , $V_{ISP} = V_{ISN} = 0\text{V}$<br>$V_{EN/UVLO} = 0\text{V}$ , $V_{ISP} = V_{ISN} = 12\text{V}$ or $0\text{V}$ |        |              |            | 23<br>-10<br>0 | $\mu\text{A}$<br>$\mu\text{A}$<br>$\mu\text{A}$ |                  |
|  | LED Current Regulation Amplifier $g_m$            |                                                                                                                                                                                                    |        |              |            | 2000           | $\mu\text{S}$                                   |                  |
|  | FB Regulation Voltage                             | $V_C = 1.2\text{V}$                                                                                                                                                                                | ●      | 0.98         | 1.00       | 1.02           | V                                               |                  |
|  | FB Line Regulation                                | $V_{IN} = 4\text{V}$ to $60\text{V}$                                                                                                                                                               |        |              |            | 0.2            | 0.5                                             | %                |
|  | FB Load Regulation                                |                                                                                                                                                                                                    |        |              |            | 0.2            | 0.8                                             | %                |
|  | FB Voltage Regulation Amplifier $g_m$             |                                                                                                                                                                                                    |        |              |            | 660            | $\mu\text{S}$                                   |                  |
|  | FB Input Bias Current                             | FB in Regulation, Current Out of Pin                                                                                                                                                               |        |              |            | 10             | 40                                              | nA               |
|  | $V_C$ Output Impedance                            |                                                                                                                                                                                                    |        |              |            | 10             |                                                 | $\text{M}\Omega$ |
|  | $V_C$ Standby Leakage Current                     | $V_C = 1.2\text{V}$ , PWM Dimming Off                                                                                                                                                              |        | -10          | 0          | 10             | nA                                              |                  |

## 電気的特性

●は全動作温度範囲の規格値を意味する。それ以外は  $T_A = 25^\circ\text{C}$  での値 (Note 2)。注記がない限り、 $V_{IN} = 12\text{V}$ 、 $V_{EN/UVLO} = 1.5\text{V}$ 。

| SYMBOL          | PARAMETER                                          | CONDITIONS                                                                                                                                                   | MIN    | TYP                 | MAX                 | UNITS               |     |
|-----------------|----------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------|--------|---------------------|---------------------|---------------------|-----|
| <b>電流コンパレータ</b> |                                                    |                                                                                                                                                              |        |                     |                     |                     |     |
|                 | Maximum Current Sense Threshold $V_{(LSP-LSN)}$    | Buck, $V_{FB} = 0.8\text{V}$<br>Boost, $V_{FB} = 0.8\text{V}$                                                                                                | ●<br>● | 35<br>40            | 50<br>50            | 65<br>60            | mV  |
|                 | LSP Pin Bias Current                               | $V_{LSP} = V_{LSN} = 12\text{V}$                                                                                                                             |        |                     | 60                  |                     | μA  |
|                 | LSN Pin Bias Current                               | $V_{LSP} = V_{LSN} = 12\text{V}$                                                                                                                             |        |                     | 60                  |                     | μA  |
| <b>フォルト</b>     |                                                    |                                                                                                                                                              |        |                     |                     |                     |     |
|                 | FB Overvoltage Threshold ( $V_{FB}$ )              | Rising                                                                                                                                                       | ●      | 1.03                | 1.05                | 1.07                | V   |
|                 | FB Overvoltage Hysteresis                          |                                                                                                                                                              | ●      | 15                  | 25                  | 35                  | mV  |
|                 | FB Open LED Threshold ( $V_{FB}$ )                 | Rising, $V_{(ISP-ISN)} = 0\text{V}$                                                                                                                          | ●      | 0.93                | 0.95                | 0.97                | V   |
|                 | FB Open LED Hysteresis                             | $V_{(ISP-ISN)} = 0\text{V}$                                                                                                                                  | ●      | 35                  | 50                  | 65                  | mV  |
|                 | FB Short LED Threshold ( $V_{FB}$ )                | Falling                                                                                                                                                      | ●      | 0.24                | 0.25                | 0.26                | V   |
|                 | FB Short LED Hysteresis                            | Hysteresis                                                                                                                                                   | ●      | 35                  | 50                  | 65                  | mV  |
|                 | ISP/ISN Over Current Threshold $V_{(ISP-ISN)}$     | $V_{ISP} = 12\text{V}$                                                                                                                                       |        |                     | 750                 |                     | mV  |
|                 | ISP/ISN Open LED Threshold $V_{(ISP-ISN)}$         | Falling, $V_{FB} = 1.0\text{V}$                                                                                                                              | ●      | 8                   | 10                  | 12                  | mV  |
|                 | ISP/ISN Open LED Hysteresis                        | $V_{FB} = 1.0\text{V}$                                                                                                                                       | ●      | 3                   | 5                   | 7                   | mV  |
|                 | FAULT Pull-Down Resistance                         |                                                                                                                                                              |        |                     | 100                 | 200                 | Ω   |
|                 | SS Hard Pull-Down Resistance                       | $V_{EN/UVLO} = 1.1\text{V}$                                                                                                                                  |        |                     | 100                 | 200                 | Ω   |
|                 | SS Pull-Up Current                                 | $V_{FB} = 0.8\text{V}$ , $V_{SS} = 0\text{V}$                                                                                                                |        | 10.5                | 12.5                | 14.5                | μA  |
|                 | SS Pull-Down Current                               | $V_{FB} = 1.0\text{V}$ , $V_{SS} = 2\text{V}$                                                                                                                |        | 1.05                | 1.25                | 1.45                | μA  |
|                 | SS Fault Latch-Off Threshold                       | Falling                                                                                                                                                      |        |                     | 1.7                 |                     | V   |
|                 | SS Fault Latch-Off Hysteresis                      |                                                                                                                                                              |        |                     | 50                  |                     | mV  |
|                 | SS Fault Reset Threshold                           |                                                                                                                                                              |        |                     | 0.2                 |                     | V   |
| <b>発振器</b>      |                                                    |                                                                                                                                                              |        |                     |                     |                     |     |
|                 | RT Pin Voltage                                     | $R_T = 100\text{kΩ}$                                                                                                                                         |        |                     | 1.00                |                     | V   |
|                 | Switching Frequency                                | $V_{SYNC/SPRD} = 0\text{V}$ , $R_T = 226\text{k}$<br>$V_{SYNC/SPRD} = 0\text{V}$ , $R_T = 100\text{k}$<br>$V_{SYNC/SPRD} = 0\text{V}$ , $R_T = 59.0\text{k}$ | ●      | 645<br>1290<br>1900 | 685<br>1360<br>2000 | 725<br>1430<br>2100 | kHz |
|                 | SYNC Frequency                                     |                                                                                                                                                              |        | 600                 |                     | 2100                | kHz |
|                 | SYNC/SPRD Input Bias Current                       | $V_{SYNC/SPRD} = 5\text{V}$                                                                                                                                  |        | -0.1                | 0                   | 0.1                 | μA  |
|                 | SYNC/SPRD Threshold Voltage                        |                                                                                                                                                              |        | 0.4                 |                     | 1.5                 | V   |
|                 | Highest Spread Spectrum Above Oscillator Frequency | $V_{SYNC/SPRD} = 5\text{V}$                                                                                                                                  |        | 21                  | 23                  | 25                  | %   |

## 電気的特性

●は全動作温度範囲の規格値を意味する。それ以外は $T_A = 25^\circ\text{C}$ での値(Note 2)。注記がない限り、 $V_{IN} = 12\text{V}$ 、 $V_{EN/UVLO} = 1.5\text{V}$ 。

| SYMBOL           | PARAMETER                                                            | CONDITIONS                                                             | MIN  | TYP        | MAX  | UNITS    |
|------------------|----------------------------------------------------------------------|------------------------------------------------------------------------|------|------------|------|----------|
| <b>領域遷移</b>      |                                                                      |                                                                        |      |            |      |          |
|                  | Buck-Boost to Boost ( $V_{IN}/V_{OUT}$ )                             |                                                                        | 0.73 | 0.75       | 0.77 |          |
|                  | Boost to Buck-Boost ( $V_{IN}/V_{OUT}$ )                             |                                                                        | 0.83 | 0.85       | 0.87 |          |
|                  | Buck to Buck-Boost ( $V_{IN}/V_{OUT}$ )                              |                                                                        | 1.23 | 1.25       | 1.27 |          |
|                  | Buck-Boost to Buck ( $V_{IN}/V_{OUT}$ )                              |                                                                        | 1.31 | 1.33       | 1.35 |          |
|                  | Peak-Buck to Peak-Boost ( $V_{IN}/V_{OUT}$ )                         |                                                                        | 0.96 | 0.98       | 1.00 |          |
|                  | Peak-Boost to Peak-Buck ( $V_{IN}/V_{OUT}$ )                         |                                                                        | 1.00 | 1.02       | 1.04 |          |
| <b>NMOS ドライバ</b> |                                                                      |                                                                        |      |            |      |          |
|                  | TG1, TG2 Gate Driver On-Resistance<br>Gate Pull-Up<br>Gate Pull-Down | $V_{(BST-SW)} = 5\text{V}$                                             |      | 2.6<br>1.4 |      | $\Omega$ |
|                  | BG1, BG2 Gate Driver On-Resistance<br>Gate Pull-Up<br>Gate Pull-Down | $V_{(INTVCC)} = 5\text{V}$                                             |      | 3.2<br>1.2 |      | $\Omega$ |
|                  | TG1, TG2 Rise Time<br>TG1, TG2 Fall Time                             | $C_L = 3.3\text{nF}$ , 10% to 90%<br>$C_L = 3.3\text{nF}$ , 90% to 10% |      | 25<br>20   |      | ns<br>ns |
|                  | BG1, BG2 Rise Time<br>BG1, BG2 Fall Time                             | $C_L = 3.3\text{nF}$ , 10% to 90%<br>$C_L = 3.3\text{nF}$ , 90% to 10% |      | 25<br>20   |      | ns<br>ns |
|                  | TG Off to BG On Delay                                                | $C_L = 3.3\text{nF}$                                                   |      | 25         |      | ns       |
|                  | BG Off to TG On Delay                                                | $C_L = 3.3\text{nF}$                                                   |      | 25         |      | ns       |
|                  | TG1 Minimum Duty Cycle in Buck Region                                | Peak-Buck Current Mode                                                 |      | 10         |      | %        |
|                  | TG1 Maximum Duty Cycle in Buck Region                                | Peak-Buck Current Mode                                                 |      | 90         |      | %        |
|                  | TG1 Fixed Duty Cycle in Buck-Boost Region                            | Peak-Boost Current Mode                                                |      | 80         |      | %        |
|                  | BG2 Fixed Duty Cycle in Buck-Boost Region                            | Peak-Buck Current Mode                                                 |      | 20         |      | %        |
|                  | BG2 Minimum Duty Cycle in Boost Region                               | Peak-Boost Current Mode                                                |      | 10         |      | %        |
|                  | BG2 Maximum Duty Cycle in Boost Region                               | Peak-Boost Current Mode                                                |      | 90         |      | %        |

**Note 1:** 絶対最大定格に記載された値を超えるストレスはデバイスに永続的損傷を与える可能性がある。また、長期にわたって絶対最大定格条件に曝すと、デバイスの信頼性と寿命に悪影響を与えるおそれがある。

**Note 2:** LT8391AEは $0^\circ\text{C} \sim 125^\circ\text{C}$ の動作接合部温度で性能仕様に適合することが保証されている。 $-40^\circ\text{C} \sim 125^\circ\text{C}$ の動作接合部温度範囲での仕様は、設計、特性評価および統計学的なプロセス・コントロールとの相関で確認されている。LT8391AIは $-40^\circ\text{C} \sim 125^\circ\text{C}$ の動作接合部温度範囲で動作することが保証されている。LT8391AHは $-40^\circ\text{C} \sim 150^\circ\text{C}$ の動作接合部温度範囲で動作することが保証されている。接合部温度が高いと、動作寿命は短くなる。 $125^\circ\text{C}$ を超える接合部温度では動作寿命がディレーティングされる。

**Note 3:** LT8391Aは、瞬間的な過負荷状態時にデバイスを保護するための過熱保護機能を備えている。過熱保護機能が動作しているとき接合部温度は $150^\circ\text{C}$ を超える。規定された絶対最大動作接合部温度を超えた動作が継続すると、デバイスの信頼性を損なう恐れがある。

**Note 4:**  $V_{CTRL1/2}$ は、 $CTRL2 \geq 2\text{V}$ の場合に $CTRL1$ の状態を表し、 $CTRL1 \geq 2\text{V}$ の場合に $CTRL2$ の状態を表す。

## 標準的性能特性

注記がない限り、 $T_A = 25^\circ\text{C}$ 。効率とLED電流  
(降圧領域)

8391a G01

効率とLED電流  
(昇降圧領域)

8391a G02

効率とLED電流  
(昇圧領域)

8391a G03

スイッチング波形  
(降圧領域)FRONT PAGE APPLICATION  
 $V_{IN} = 32\text{V}$ ,  $I_{LED} = 1.5\text{A}$ スイッチング波形  
(昇降圧領域)FRONT PAGE APPLICATION  
 $V_{IN} = 18\text{V}$ ,  $I_{LED} = 1.5\text{A}$ スイッチング波形  
(昇圧領域)FRONT PAGE APPLICATION  
 $V_{IN} = 8\text{V}$ ,  $I_{LED} = 1.5\text{A}$ LED電流と $V_{IN}$ 

8391a G07

 $V_{IN}$ のシャットダウン電流

8391a G08

 $V_{IN}$ の静止電流

8391a G09

## 標準的性能特性

注記がない限り、 $T_A = 25^\circ\text{C}$ 。

INTV<sub>CC</sub>の電圧と温度



8391a G10

INTV<sub>CC</sub>の電圧とV<sub>IN</sub>



8391a G11

INTV<sub>CC</sub>のUVLOしきい値



8391a G12

V<sub>REF</sub>の電圧と温度



8391a G13

V<sub>REF</sub>の電圧とV<sub>IN</sub>



8391a G14

V<sub>REF</sub>のUVLOしきい値



8391a G15

EN/UVLOのイネーブルしきい値



8391a G16

EN/UVLOのヒステリシス電流



8391a G17

CTRL1/CTRL2の調光オフしきい値



8391a G18

8391af

## 標準的性能特性

注記がない限り、 $T_A = 25^\circ\text{C}$ 。

8391a G19



8391a G20



8391a G21



8391a G22



8391a G23



8391a G24



8391a G25



8391a G26



8391a G27

## 標準的性能特性

注記がない限り、 $T_A = 25^\circ\text{C}$ 。



## ピン機能

**BG1**：降圧側の下側ゲート駆動端子。グランドからINTV<sub>CC</sub>までの電圧振幅で降圧側の下側NチャネルMOSFETのゲートを駆動します。

**BST1**：降圧側のブートストラップ・フローティング・ドライバの電源。BST1ピンには、INTV<sub>CC</sub>ピンからのブートストラップ・ショットキ・ダイオードが内蔵されており、BST1ピンとSW1ピンの間に外付けブートストラップ・コンデンサを接続する必要があります。BST1ピンの電圧は、INTV<sub>CC</sub>よりダイオードの電圧降下分だけ低い電位から(V<sub>IN</sub> + INTV<sub>CC</sub>)まで振幅します。

**SW1**：降圧側スイッチ・ノード。SW1ピンの電圧は、グランドよりショットキ・ダイオードの電圧降下分だけ低い電位からV<sub>IN</sub>まで振幅します。

**TG1**：降圧側の上側ゲート駆動端子。SW1からBST1までの電圧振幅で降圧側の上側NチャネルMOSFETのゲートを駆動します。

**LSP**：降圧側インダクタ電流検出抵抗(R<sub>SENSE</sub>)の正端子。ケルビン接続を使って、電流が正確に検出されるようにします。

**LSN**：降圧側インダクタ電流検出抵抗(R<sub>SENSE</sub>)の負端子。ケルビン接続を使って、電流が正確に検出されるようにします。

**V<sub>IN</sub>**：入力電源。V<sub>IN</sub>ピンは、降圧動作領域、昇降圧動作領域、または昇圧動作領域を決定するために、電源入力に接続する必要があります。このピンは1μF以上のセラミック・コンデンサでデバイス近くのグランドにバイパスします。

**INTV<sub>CC</sub>**：内蔵の5Vリニア・レギュレータの出力。INTV<sub>CC</sub>リニア・レギュレータはV<sub>IN</sub>ピンから電源供給を受けており、内部制御回路およびゲート・ドライバに電力を供給します。このピンは4.7μF以上のセラミック・コンデンサでデバイス近くのグランドにバイパスします。

**EN/UVLO**：イネーブルおよび低電圧ロックアウト。このピンの電圧を強制的に0.3V未満にすると、デバイスがシャットダウンし、V<sub>IN</sub>の静止電流が2μA未満に減少します。通常動作の場合は、このピンの電圧を強制的に1.233Vより高くなります。高精度な1.220Vの下降時しきい値を使用し、V<sub>IN</sub>からグランド間に抵抗分割器を接続して、低電圧ロックアウト(UVLO)しきい値を設定できます。高精度な2.5μAのプルダウン電流により、V<sub>IN</sub>にUVLOヒステリシスを設定できます。どちらの機能も使用しない場合、このピンはV<sub>IN</sub>に直接接続します。

**RP**：内部PWM調光周波数設定。RPピンを使用し、抵抗をグランドに接続して、内部PWM調光周波数を設定します。1MΩより大きい抵抗は使用せず、また、このピンは開放状態のままにしないでください。外部PWM調光パルスをPWMピンで使用できる場合は、このピンをグランドに接続します。

**PWM**：PWM調光入力。PWMピンは、外部PWM調光および内部PWM調光という2つの方法で使用できます。外部PWM調光では、0Vから1.5Vより高い電圧までのデジタル・パルスを使用してこのピンを駆動し、LED列のPWM調光を制御します。その場合、RPピンを必ずグランドに接続します。内部PWM調光では、1V～2Vのアナログ電圧を加えて、内部ランプと比較することによって内部デジタル・パルスを生成します。PWM調光を使用しない場合は、このピンをINTV<sub>CC</sub>に接続します。このピンを強制的に“L”にすると、TG1およびTG2をオフにし、BG1およびBG2をオンにし、V<sub>C</sub>ピンを全ての内部負荷から切断して、PWMTGをオフにします。

**V<sub>REF</sub>**：電圧リファレンスの出力。V<sub>REF</sub>ピンは、1mAの電流を供給できる高精度の2Vリファレンスを提供します。このピンは0.47μFのセラミック・コンデンサでデバイス近くのグランドにバイパスします。

**CTRL1**：LED電流検出しきい値の制御入力。CTRL1ピンは、LEDレギュレーション電流の設定に使用します。

$$I_{LED} = \frac{\text{Min}(V_{CTRL1} - 0.25V, V_{CTRL2} - 0.25, 1V)}{10 \cdot R_{LED}}$$

外部電圧リファレンスによって、またはV<sub>REF</sub>からグランドに接続した抵抗分割器によって、V<sub>CTRL1</sub>を設定できます。0.25V ≤ V<sub>CTRL1</sub> ≤ 1.15Vの場合、電流検出しきい値は、0mVから90mVまで直線的に上昇します。V<sub>CTRL1</sub> ≥ 1.35Vの範囲における電流検出しきい値は、100mVのフルスケール値で一定です。1.15V ≤ V<sub>CTRL1</sub> ≤ 1.35Vの場合、電流検出しきい値は、V<sub>CTRL1</sub>の線形関数から100mVの一定値まで滑らかに遷移します。100mVのフルスケールしきい値にする場合は、CTRL1ピンをV<sub>REF</sub>ピンに接続してください。このピンの電圧を強制的に0.2V未満にすると、スイッチング動作が停止します。

**ISP**：LED電流検出抵抗(R<sub>LED</sub>)の正端子。ケルビン接続を使って、電流が正確に検出されるようにします。

**ISN**：LED電流検出抵抗(R<sub>LED</sub>)の負端子。ケルビン接続を使って、電流が正確に検出されるようにします。

## ピン機能

**CTRL2**: LED電流検出しきい値の熱制御入力。CTRL2ピンは、温度に対するLED電流ディレーティングを設定するために使用します。負温度係数を伴うV<sub>CTRL2</sub>は、外部温度に依存する抵抗分割器をV<sub>REF</sub>からグランドに接続することによって設定できます。0.25V ≤ V<sub>CTRL2</sub> ≤ 1.15Vの場合、電流検出しきい値は、0mVから90mVまで直線的に上昇します。V<sub>CTRL2</sub> ≥ 1.35Vの範囲における電流検出しきい値は、100mVのフルスケール値で一定です。1.15V ≤ V<sub>CTRL2</sub> ≤ 1.35Vの場合、電流検出しきい値は、V<sub>CTRL2</sub>の線形関数から100mVの一定値まで滑らかに遷移します。100mVのフルスケールしきい値にする場合は、CTRL2ピンをV<sub>REF</sub>ピンに接続してください。このピンの電圧を強制的に0.2V未満にすると、スイッチング動作が停止します。

**FAULT**: LEDフォルトのオープン・ドレイン出力。FAULTピンは、以下の状態のいずれかが発生した場合に“L”になります。

- 開放LED (V<sub>FB</sub> > 0.95VかつV<sub>(ISP-ISN)</sub> < 10mV)
- 短絡LED (V<sub>FB</sub> < 0.25V)

このピンを機能させるには、外付けのプルアップ抵抗が必要です。FAULTピンの状態はPWMピンが“H”状態のときだけ更新され、PWMピンが“L”状態のときはラッチされています。

**SS**: ソフトスタート・タイマ設定。SSピンは、コンデンサをグランドに接続することで、ソフトスタート・タイマの設定に使用します。12.5 μAの内部プルアップ電流が外付けSSコンデンサを充電することによって、FBレギュレーション電圧が徐々に上昇します。このピンには22nFのコンデンサを推奨します。UVLOまたはサーマル・シャットダウンが発生すると、SSピンが直ちにグランドに引き下げられ、スイッチング動作が停止します。SSピンとV<sub>REF</sub>の間で1つの抵抗を使用して、LT8391Aを、開放または短絡LEDフォルト状態の間の3種類のフォルト保護モード（一時中断（抵抗なし）、ラッチオフ（499k）、動作維持（100k））に設定できます。詳細については、「アプリケーション情報」のセクションを参照してください。

**FB**: 電圧ループの帰還入力。FBピンは、定電圧レギュレーションおよびLEDフォルト保護のために使用します。出力がV<sub>C</sub>となる内部エラーアンプが、V<sub>FB</sub>をDC/DCコンバータを介して1.00Vに安定化します。開放LED (V<sub>FB</sub> > 0.95VかつV<sub>(ISP-ISN)</sub> < 10mV) フォルト状態または短絡LED (V<sub>FB</sub> < 0.25V) フォルト状態の間、デバイスはFAULTピンを“L”に引き下げ、顧客の設定に従って、いずれかのフォルト・モードに移行します。過電圧 (V<sub>FB</sub> > 1.05V) 状態の間、デバイスはTG1、BG1、TG2、BG2、およびPWMTGを全てオフにします。

**V<sub>C</sub>**: インダクタ電流コンパレータしきい値を設定するためのエラーアンプ出力。V<sub>C</sub>ピンは、外付けRC回路網を使用して制御ループを補償するために使用します。PWMが“L”状態の間、電圧情報を保存するためにV<sub>C</sub>ピンが全ての内部負荷から切断され、最高のPWM調光性能を実現します。

**RT**: スイッチング周波数の設定。このピンとグランドの間に抵抗を接続して、600kHz～2MHzの範囲で内部発振器周波数を設定します。

**SYNC/SPRD**: スイッチング周波数同期またはスペクトラム拡散。内部発振器周波数でスイッチングする場合は、このピンを接地します。外部周波数同期を行う場合は、クロック信号をこのピンに供給します。INTV<sub>CC</sub>に接続すると、内部発振器周波数を超える25%の三角波スペクトラム拡散が得られます。

**PWMTG**: PWM調光用の上側ゲート駆動端子。PWM入力信号がバッファされて反転されたPWMTGピンの信号は、(V<sub>OUT</sub> - 5V)と1.2Vのうちの高い方の電圧からV<sub>OUT</sub>までの電圧振幅で、外部高電位側PMOS PWMスイッチを駆動します。このピンは、使用しない場合、未接続のままにしておきます。

**V<sub>OUT</sub>**: 出力電源。V<sub>OUT</sub>ピンは、降圧動作領域、昇降圧動作領域、または昇圧動作領域を決定するために、電源出力に接続する必要があります。V<sub>OUT</sub>ピンは、PWMTGを駆動するための正レールとしても機能します。このピンは1μF以上のセラミック・コンデンサでデバイス近くのグランドにバイパスします。

**TG2**: 昇圧側の上側ゲート駆動端子。昇圧側上側NチャネルMOSFETのゲートを、SW2からBST2までの電圧振幅で駆動します。

**SW2**: 昇圧側スイッチ・ノード。SW2ピンの電圧は、グランドよりショットキ・ダイオードの電圧降下分だけ低い電位からV<sub>OUT</sub>まで振幅します。

**BST2**: 昇圧側のブートストラップ・フローティング・ドライバの電源。BST2ピンには、INTV<sub>CC</sub>ピンからのブートストラップ・ショットキ・ダイオードが内蔵されており、BST2ピンとSW2ピンの間に外付けブートストラップ・コンデンサを接続する必要があります。BST2ピンの電圧は、INTV<sub>CC</sub>よりダイオードの電圧降下分だけ低い電位から(V<sub>OUT</sub> + INTV<sub>CC</sub>)まで振幅します。

**BG2**: 昇圧側の下側ゲート駆動端子。グランドからINTV<sub>CC</sub>までの電圧振幅で昇圧側の下側NチャネルMOSFETのゲートを駆動します。

**GND(露出パッド)**: グランド。この露出パッドは、直接グランド・プレーンに半田付けしてください。

## ブロック図



## 動作

LT8391Aは、LED列の電圧より高い、低い、または等しい入力電圧からLED電流を安定化できる電流モードLEDコントローラです。リニアテクノロジー独自のピーク降圧ピーク昇圧電流モード制御方式は、1つのインダクタ電流検出抵抗を使用して、降圧領域、昇降圧領域、および昇圧領域の間での滑らかな遷移を実現します。その動作は、ブロック図を参照するとよく理解できます。

### パワー・スイッチの制御

図1に、4つのパワー・スイッチA、B、C、およびDを、インダクタL、電流検出抵抗RSENSE、電源入力VIN、電源出力VOUT、およびグランドに接続する方法の簡略図を示します。LSPピンおよびLSNピンに接続された検出抵抗RSENSEは、降圧領域、昇降圧領域、および昇圧領域におけるピーク電流モード制御および逆電流検出の両方に関するインダクタ電流情報を提供します。図2に、VIN/VOUTの比率の関数として電流モード制御を示し、図3に、VIN/VOUTの比率の関数として動作領域を示します。パワー・スイッチは正確に制御され、各モード間および各領域間で滑らかに遷移します。各モード間および各領域間でのチャタリングを防ぐために、ヒステリシスが追加されています。



図1. パワー・スイッチの簡略図

全部で次の4つの状態があります。(1) 降圧領域でのピーク降圧電流モード制御、(2) 升降圧領域でのピーク降圧電流モード制御、(3) 升降圧領域でのピーク昇圧電流モード制御、(4) 升圧領域でのピーク昇圧電流モード制御。以下のセクションでは、波形を用いて各状態について詳細に説明します。説明を簡単にするために、スイッチAとBの間、スイッチCとDの間のシートスルー保護のデッドタイムは無視されます。



図2. 電流モードとVIN/VOUTの比



図3. 動作領域とVIN/VOUTの比

### 降圧領域でのピーク降圧( $V_{IN} \gg V_{OUT}$ )

VINがVOUTよりもきわめて高い場合、LT8391Aは、降圧領域においてピーク降圧電流モード制御を使用します（図4）。スイッチCは常にオフになります。スイッチDは常にオンになります。各サイクルの開始時に、スイッチAがオンになります。インダクタ電流が(A+D)フェーズの間に降圧電流コンパレータA3でのVC電圧で指定されたピーク降圧電流しきい値に達すると、サイクルの残りの期間、スイッチAがオフになります。スイッチBがオンになります。スイッチAとスイッチBは交互に動作し、典型的な同期整流式降圧レギュレータと同様に動作します。

## 動作



図4. 降圧領域でのピーク降圧( $V_{IN} \gg V_{OUT}$ )



図5. 昇降圧領域でのピーク降圧( $V_{IN}$ が $V_{OUT}$ よりもわずかに高い)

### 昇降圧領域でのピーク降圧( $V_{IN}$ が $V_{OUT}$ よりもわずかに高い)

$V_{IN}$ が $V_{OUT}$ よりもわずかに高い場合、LT8391Aは昇降圧領域においてピーク降圧電流モード制御を使用します(図5)。サイクルの最初の20%の間、スイッチCが常にオンになります。サイクルの残りの80%の間、スイッチDが常にオンになります。各サイクルの開始時に、スイッチAおよびCがオンになります。インダクタ電流が増加します。サイクルの20%の経過後、スイッチCがオフになります。スイッチDがオンになります。インダクタ電流の増加が維持されます。インダクタ電流が、(A+D)フェーズの間に降圧電流コンパレータA3での $V_C$ 電圧で指定されたピーク降圧電流しきい値に達すると、サイクルの残りの期間、スイッチAがオフになります。スイッチBがオンになります。

### 昇降圧領域でのピーク昇圧( $V_{IN}$ が $V_{OUT}$ よりもわずかに低い)

$V_{IN}$ が $V_{OUT}$ よりもわずかに低い場合、LT8391Aは昇降圧領域においてピーク昇圧電流モード制御を使用します(図6)。サイクルの最初の80%の間、スイッチAが常にオンになります。サイクルの残りの20%の間、スイッチBが常にオンになります。各サイクルの開始時に、スイッチAおよびCがオンになります。インダクタ電流が増加します。インダクタ電流が、(A+C)フェーズの間に昇圧電流コンパレータA4での $V_C$ 電圧で指定されたピーク昇圧電流しきい値に達すると、サイクルの残りの期間、スイッチCがオフになります。スイッチDがオンになります。サイクルの80%の経過後に、サイクルの残りの間、スイッチAがオフになります。スイッチBがオンになります。



図6. 昇降圧領域でのピーク昇圧( $V_{IN}$ が $V_{OUT}$ よりもわずかに低い)

### 昇圧領域でのピーク昇圧( $V_{IN} \ll V_{OUT}$ )

$V_{IN}$ が $V_{OUT}$ よりもきわめて低い場合、LT8391Aは昇圧領域でピーク昇圧電流モード制御を使用します(図7)。スイッチAは常にオンになります。スイッチBは常にオフになります。各サイクルの開始時に、スイッチCがオンになります。インダクタ電流が増加します。インダクタ電流が、(A+C)フェーズの間に昇圧電流コンパレータA4での $V_C$ 電圧で指定されたピーク昇圧電流しきい値に達すると、サイクルの残りの期間、スイッチCがオフになります。スイッチDがオンになります。スイッチCとスイッチDは交互に動作し、典型的な同期整流式昇圧レギュレータと同様に動作します。

8391af

## 動作



図7. 昇圧領域でのピーク昇圧 ( $V_{IN} \ll V_{OUT}$ )

## メイン制御ループ

LT8391Aは固定周波数の電流モード・コントローラです。インダクタ電流は、LSPピンとLSNピンの間のインダクタ検出抵抗を介して検出されます。電流検出電圧は、アンプA1によって増幅されて、内部発振器からのスロープ補償ランプ信号に加えられます。その後、この加算信号が降圧電流コンパレータA3および昇圧電流コンパレータA4の正端子に供給されます。A3およびA4の負端子は、エラーアンプEA1およびEA2のダイオードOR出力であるVCピンの電圧によって制御されます。

ピーク降圧ピーク昇圧電流モード制御の状態に応じて、FB電圧が1Vに安定化されるか、または通常動作時にCTRL1ピンまたはCTRL2ピンによってISPピンとISNピンの間の電流検出電圧が安定化されるように、降圧ロジックまたは昇圧ロジックのいずれかが、4つのパワー・スイッチを制御します。同じ補償回路網を使用して定電圧動作と定電流動作の間で滑らかに遷移するように、EA1およびEA2の利得のバランスが調整されます。

## 軽負荷電流動作

軽負荷時に、LT8391Aは通常、降圧および昇圧の逆電流検出しきい値が両方とも-4mVに設定されるため、連続導通モードまたは不連続導通モードのいずれかで、引き続き最大スイッチング周波数で動作します。負の逆電流検出しきい値により、全てのサイクルで出力から入力に少量のエネルギーが流れることが可能になり、それによって、パルススキップ周波数が100Hzを下回ってLED列のちらつきを引き起こすのを防ぎます。

降圧領域では、(B+D)フェーズの間に降圧逆電流しきい値に達すると、スイッチBが必ずオフになります。昇圧領域では、(A+D)フェーズの間に昇圧逆電流しきい値に達すると、スイッチDが必ずオフになります。昇降圧領域では、(A+D)フェーズの間に昇圧逆電流しきい値に達すると、スイッチDが必ずオフになり、(B+D)フェーズの間に降圧逆電流しきい値に達すると、スイッチBとDの両方が必ずオフになります。

ただし、値の小さいインダクタが使用され、インダクタ電流リップルが大きい場合、LT8391Aはパルススキップ・モードで動作できます。パルススキップ・モードでは、レギュレーションを維持するために複数のサイクルの間、スイッチがオフに保たれます(つまり、パルスをスキップします)。

## 内部充電経路

2つの上側MOSFETドライバは、それぞれフローティング・ブートストラップ・コンデンサからバイアスされます。このコンデンサは、通常、上側MOSFETがオフになると、外付けと内蔵の両方のブートストラップ・ダイオードを介してINTV<sub>CC</sub>によって再充電されます。LT8391Aが降圧領域または昇圧領域限定で動作する場合は、一方の上側MOSFETが常時オンになります。V<sub>OUT</sub>およびBST2からBST1まで、またはV<sub>IN</sub>およびBST1からBST2までの内部充電経路は、上側MOSFETをオンに維持できるように、ブートストラップ・コンデンサを4.6Vに充電します。

## 動作

### シャットダウンおよびパワーオン・リセット

EN/UVLOピンの電圧がシャットダウンしきい値(最小0.3V)より低いと、LT8391Aはシャットダウン・モードになり、静止電流は2 $\mu$ A未満になります。EN/UVLOピンの電圧がシャットダウンしきい値(最大1V)を超えると、LT8391Aは起動回路を起動してバンドギャップ・リファレンスを生成し、内部INTV<sub>CC</sub> LDOに電力を供給します。INTV<sub>CC</sub> LDOは、内部制御回路およびゲート・ドライバに電力を供給します。このとき、ヒステリシス電流(標準2.5 $\mu$ A)がEN/UVLOピンに流れ、LT8391Aは低電圧ロックアウト(UVLO)モードに移行します。INTV<sub>CC</sub>ピンが、上昇時UVLOしきい値(標準3.78V)よりも高く充電され、EN/UVLOピンが上昇時イネーブルしきい値(標準1.233V)を通過し、接合部温度がサーマルシャットダウン温度(標準165°C)を下回ると、LT8391Aはイネーブル・モードに移行します。イネーブル・モードでは、EN/UVLOヒステリシス電流がオフになり、電圧リファレンスV<sub>REF</sub>がグランドから充電されます。イネーブル・モードに移行してから、V<sub>REF</sub>が上昇時UVLOしきい値(標準1.89V)を通過するまで、LT8391Aはパワーオン・リセット(POR)を経て、内部制御回路全体を起動し、適切な初期状態に安定化します。PORの後、LT8391Aは準備が完了し、CTRL1ピン、CTRL2ピン、PWMピンで信号を待ち受け、スイッチング動作を開始します。

### 起動およびフォルト保護

LT8391Aの起動およびフォルト・シーケンスを図8に示します。POR状態の間、SSピンは100 $\Omega$ でグランドに強く引き下げられます。プライバイスされた状態では、SSピンを0.2V未満に引き下げて、INIT状態に移行する必要があります。INIT状態では、LT8391Aは、SSピンが完全にグランドに放電できるように10 $\mu$ s待機します。10 $\mu$ s経過した後に、PWM<sub>ON</sub>信号が“H”になると、LT8391AはUP/PRE状態に移行します。CTRL1ピンとCTRL2ピンの両方が上昇時調光オフしきい値(標準0.228V)を超えると、外部または内部PWM調光がオフになったときに、PWM<sub>ON</sub>信号が“H”になります。

UP/PRE状態の間、スイッチング動作がディスエーブルされ、PWMTGがオフになっているときに、SSピンが12.5 $\mu$ Aのプルアップ電流によって充電されます。SSピンが0.25Vより高く充電されると、LT8391AはUP/TRY状態に移行します。UP/TRY状態では、PWMTGは、スイッチング動作が引き続きディスエーブルされている間、最初にオンになります。これは、スイッチング・エネルギーを供給する前に、出力コンデンサの電圧がLED列に対して高すぎないかどうかをチェックするためです。

電圧の高い出力コンデンサが電圧の低いLED列に接続された場合、過剰な電流がLED列に流れ、検出抵抗がISP/ISN過電流(ISOC)信号をトリガして、LT8391AをPOR状態にリセットします。そのため、LT8391Aは、0V～0.25Vの範囲のSSピンを使用した一時中断モードになり、POR状態、INIT状態、UP/PRE状態、およびUP/TRY状態を循環して、電圧の高い出力コンデンサを、電圧の低いLED列の電圧に近づくまでゆっくりと放電します。ISOC信号をトリガしないで、UP/TRY状態で10 $\mu$ s経過した後に、LT8391AはUP/RUN状態に移行します。



図8. 起動シーケンスとフォルト・シーケンス

## 動作

UP/RUN 状態の間、スイッチング動作がイネーブルされ、出力電圧  $V_{OUT}$  の起動は、SS ピンの電圧によって制御されます。SS ピンの電圧が 1V より低いと、LT8391A は FB ピンの電圧を 1V のリファレンス電圧ではなく、SS ピンの電圧に安定化します。このため、外付けコンデンサを SS ピンから GND に接続することにより、SS ピンを使ってソフトスタートを設定することができます。12.5  $\mu$ A の内部プルアップ電流がこのコンデンサを充電して、SS ピンに電圧ランプを生成します。SS ピンの電圧が 0.25V から 1V (さらにそれより上) に直線的に上昇するのに従って、出力電圧  $V_{OUT}$  が最終的な LED 列電圧まで滑らかに上昇します。

SS ピンが 1.75V より高く充電されると、LT8391A は、LED フォルト (開放 LED および短絡 LED の両方) 検出がアクティブになる OK/RUN 状態に移行します。開放 LED とは、 $V_{FB} > 0.95V$  かつ  $V_{(ISP-ISN)} < 10mV$  になることであり、短絡 LED とは、 $V_{FB} < 0.25V$  になることです。開放 LED フォルトと短絡 LED フォルトの両方が、FAULT ピンに結合されます。いずれかのフォルトが発生した場合、LT8391A は FAULT/RUN 状態に移行します。

## アプリケーション情報

LT8391A の標準的なアプリケーション回路を最初のページに示します。アプリケーション情報のセクションは、一般的なアプリケーションにおいて外付け部品を選択するためのガイドラインとして使用してください。このセクションの例および式では、特に規定されない限り、連続導通モードを前提とします。

### スイッチング周波数の選択

LT8391A は 600kHz～2MHz の固定周波数制御方式を採用しています。スイッチング周波数の選択は効率と部品サイズの間のトレードオフになります。低周波数動作では MOSFET のスイッチング損失が減ることで効率が高まりますが、値の大きいインダクタおよびコンデンサが必要になります。大電力アプリケーションでは、スイッチング損失による MOSFET の発熱を最小限に抑えるため、低周波数での動作を検討してください。低消費電力アプリケーションでは、ソリューション・サイズ全体を最小限に抑えるため、高周波数での動作を検討してください。

加えて、スイッチング周波数の選択に際しては、特定のアプリケーションも重要な役割を果たします。ノイズに敏感なシステ

FAULT/RUN 状態では、1.25  $\mu$ A のプルダウン電流が SS ピンをゆっくりと放電し、その他の状態は OK/RUN 状態と同じです。SS ピンが 1.7V 未満に放電されると、LT8391A は DOWN/STOP 状態に移行します。DOWN/STOP 状態では、スイッチング動作がディスエーブルされ、LED フォルト検出が非アクティブになります。前のフォルトがラッチされます。SS ピンが 0.2V 未満に放電され、PWM<sub>ON</sub> 信号が “H” のままになると、LT8391A は UP/RUN 状態に戻ります。

開放 LED 状態または短絡 LED 状態では、SS ピンと  $V_{REF}$  ピンの間に抵抗を接続して、LT8391A を一時中断、ラッチオフ、または動作維持のいずれかのフォルト保護モードに設定できます。抵抗を使用しない場合、LT8391A は 0.2V～1.75V の範囲の SS ピンを使用した一時中断モードで動作し、フォルト状態が解消されるまで、UP/RUN 状態、OK/RUN 状態、FAULT/RUN 状態、および DOWN/STOP 状態を循環します。499k の抵抗を使用すると、LT8391A は EN/UVLO が切り替わるまでラッチオフします。100k の抵抗を使用すると、LT8391A は、フォルトの有無に関わらず、動作を維持します。

ムでは、通常は、スイッチング・ノイズが敏感な周波数帯の内側にこないようにスイッチング周波数を選択します。

### スイッチング周波数の設定

LT8391A のスイッチング周波数は内部発振器を使用して設定することができます。SYNC/SPRD ピンをグランドに引き下げるとき、スイッチング周波数は、RT ピンからグランドに接続した抵抗によって設定されます。よく使われるスイッチング周波数に対応する RT 抵抗の値を表 1 に示します。

表 1. スイッチング周波数と RT の値 (1% 精度の抵抗)

| $f_{OSC}$ (MHz) | RT (k) |
|-----------------|--------|
| 0.6             | 267    |
| 0.8             | 191    |
| 1.0             | 147    |
| 1.2             | 118    |
| 1.4             | 97.6   |
| 1.6             | 82.5   |
| 1.8             | 66.5   |
| 2.0             | 59.0   |

## アプリケーション情報

### スペクトル拡散周波数変調

スイッチング・レギュレータは、電磁干渉(EMI)が懸念されるアプリケーションで特に手間がかかることがあります。EMI性能を改善するため、LT8391Aには三角波スペクトラム拡散周波数変調方式が実装されています。SYNC/SPRDピンをINTVCCに接続すると、LT8391Aは、そのスイッチング周波数を、内部発振器周波数を25%超える範囲に拡散し始めます。図9および10に、最初のページのアプリケーションのノイズ・スペクトラムについて、スペクトラム拡散をイネーブルした場合とディスエーブルした場合の比較を示します。



図9. CISPR 25規格での伝導EMIの平均値



図10. CISPR 25規格での伝導EMIのピーク値

### 周波数同期

LT8391Aのスイッチング周波数は、SYNC/SPRDピンを使用して外部クロックに同期させることができます。SYNC/SPRDピンを50%のデューティ・サイクル波形でドライブするのは常に良い選択ですが、それ以外の場合はデューティ・サイクルを10%から90%の間に保ってください。内部でフェーズロック・ループ(PLL)が使用されているため、同期周波数と内部発振

器周波数との間に制約はありません。同期クロックの立ち上がりエッジは、スイッチング・サイクルの開始、スイッチAおよびCのオン、またはスイッチAおよびDのオンを表します。

### インダクタの選択

スイッチング周波数が高いほど小さい値のインダクタとコンデンサを使用できるという意味で、スイッチング周波数とインダクタの選択には相関関係があります。インダクタの値はリップル電流に直接影響を与えます。最大電流リップル $\Delta I_L\%$ は、降圧領域において $V_{IN(MAX)}$ で発生し、最小電流リップル $\Delta I_L\%$ は、昇圧領域において $V_{IN(MIN)}$ で発生します。顧客が設定した特定のリップル許容量に対して、最小インダクタンスを次のように計算できます。

$$L_{BUCK} > \frac{V_{OUT} \cdot (V_{IN(MAX)} - V_{OUT})}{f \cdot I_{LED(MAX)} \cdot \Delta I_L \% \cdot V_{IN(MAX)}}$$

$$L_{BOOST} > \frac{V_{IN(MIN)}^2 \cdot (V_{OUT} - V_{IN(MIN)})}{f \cdot I_{LED(MAX)} \cdot \Delta I_L \% \cdot V_{OUT}^2}$$

ここで、

$f$ はスイッチング周波数

$\Delta I_L\%$ は許容インダクタ電流リップル

$V_{IN(MIN)}$ は最小入力電圧

$V_{IN(MAX)}$ は最大入力電圧

$V_{OUT}$ は出力電圧

$I_{LED(MAX)}$ は最大LED電流

スロープ補償を行うと、特定のデューティ・サイクルでの低調波発振を防止することにより、固定周波数電流モード制御での安定性が得られます。安定性に必要な最小インダクタンスは、次のように計算できます。

$$L > \frac{10 \cdot V_{OUT} \cdot R_{SENSE}}{f}$$

高効率を実現するには、フェライトなど、コア損失の小さなインダクタを選択します。また、 $I^2R$ 損失を減らすため、インダクタはDC抵抗が低く、飽和せずにピーク・インダクタ電流を扱えるものにします。放射ノイズを抑えるには、シールドされたインダクタを使用します。

## アプリケーション情報

### RSENSEの選択と最大出力電流

RSENSEは必要な出力電流に基づいて選択します。デューティサイクルに無関係な最大電流検出しきい値(ピーク降圧で50mV、ピーク昇圧で50mV)は、降圧領域、昇降圧領域、および昇圧領域での最大インダクタ・ピーク電流を設定します。

昇圧領域において、最も低い最大平均負荷電流はV<sub>IN(MIN)</sub>で発生し、次のように計算できます。

$$I_{OUT(MAX\_BOOST)} = \left( \frac{50mV}{R_{SENSE}} - \frac{\Delta I_{L(BOOST)}}{2} \right) \cdot \frac{V_{IN(MIN)}}{V_{OUT}}$$

ここで、 $\Delta I_{L(BOOST)}$ は昇圧領域でのインダクタのピーク・トゥ・ピーク・リップル電流であり、次のように計算できます。

$$\Delta I_{L(BOOST)} = \frac{V_{IN(MIN)} \cdot (V_{OUT} - V_{IN(MIN)})}{f \cdot L \cdot V_{OUT}}$$

降圧領域において、最も低い最大平均負荷電流はV<sub>IN(MAX)</sub>で発生し、次のように計算できます。

$$I_{OUT(MAX\_BUCK)} = \left( \frac{50mV}{R_{SENSE}} - \frac{\Delta I_{L(BUCK)}}{2} \right)$$

ここで、 $\Delta I_{L(BUCK)}$ は降圧領域でのインダクタのピーク・トゥ・ピーク・リップル電流であり、次のように計算できます。

$$\Delta I_{L(BUCK)} = \frac{V_{OUT} \cdot (V_{IN(MAX)} - V_{OUT})}{f \cdot L \cdot V_{IN(MAX)}}$$

昇圧領域での電流検出抵抗RSENSEの最大値は次のとおりです。

$$R_{SENSE(BOOST)} = \frac{2 \cdot 50mV \cdot V_{IN(MIN)}}{2 \cdot I_{LED(MAX)} \cdot V_{OUT} + \Delta I_{L(BOOST)} \cdot V_{IN(MIN)}}$$

降圧領域での電流検出抵抗RSENSEの最大値は次のとおりです。

$$R_{SENSE(BUCK)} = \frac{2 \cdot 50mV}{2 \cdot I_{LED(MAX)} + \Delta I_{L(BUCK)}}$$

降圧と昇圧のどちらの領域でも、最終的なRSENSEの値は、算出されるRSENSEよりも小さくする必要があります。通常は20%~30%のマージンを推奨します。

### パワー MOSFETの選択

LT8391Aには外付けのNチャネル・パワー MOSFETが4つ必要です。内訳は上側スイッチが2つ(図1に示すスイッチAおよびD)と下側スイッチが2つ(図1に示すスイッチBおよびC)です。パワー MOSFETの重要なパラメータは、ブレークダウン電圧V<sub>BR(DSS)</sub>、しきい値電圧V<sub>GS(TH)</sub>、オン抵抗R<sub>DS(ON)</sub>、逆伝達容量C<sub>RSS</sub>、および最大電流I<sub>DS(MAX)</sub>です。

2MHzの動作を実現するには、パワー MOSFETの選択がきわめて重要になります。シートスルーパrotectのデッドタイムが標準25nsの場合は、Q<sub>g</sub>とR<sub>DS(ON)</sub>の低い高性能パワー MOSFETを使用する必要があります。

ゲート駆動電圧が5VのINTV<sub>CC</sub>電源によって設定されるため、LT8391Aアプリケーションでは、ロジック・レベルしきい値のMOSFETを使用する必要があります。2MHzのような高い周波数で4つのMOSFETをスイッチングする場合、INTV<sub>CC</sub>からの大きなゲート充電電流は次のように概算できます。

$$I_{INTVCC} = f \cdot (Q_{gA} + Q_{gB} + Q_{gC} + Q_{gD})$$

ここで、

fはスイッチング周波数です。

Q<sub>gA</sub>、Q<sub>gB</sub>、Q<sub>gC</sub>、Q<sub>gD</sub>は、V<sub>GS</sub>が5VのときのMOSFET A、B、C、Dの全ゲート電荷です。

必要なINTV<sub>CC</sub>電流の合計がデータシートのINTV<sub>CC</sub>電流制限を超えていないことを確認してください。通常は、Q<sub>g</sub>が15nC未満のMOSFETを推奨します。

LT8391Aは、V<sub>IN</sub>/V<sub>OUT</sub>の比を使用して、モード間および領域間を遷移します。不適切なMOSFETとインダクタの選択によって引き起こされる電力経路内のIR電圧降下が大きいと、LT8391Aが滑らかに遷移するのを妨げる場合があります。低R<sub>DS(ON)</sub>のMOSFETと低DCRのインダクタを使用して次式を満たすようにしてください。

$$I_{LED(MAX)} \leq \frac{0.025 \cdot V_{OUT}}{R_{A,B} + R_{C,D} + R_{SENSE} + R_L}$$

ここで、

R<sub>A,B</sub>は25°CでのMOSFET AまたはBの最大R<sub>DS(ON)</sub>

R<sub>C,D</sub>は25°CでのMOSFET CまたはDの最大R<sub>DS(ON)</sub>

R<sub>L</sub>は25°Cでのインダクタの最大DCR抵抗

## アプリケーション情報

接合部温度が高くなると  $R_{DS(ON)}$  および DCR が増加します。また、上の計算にはプロセスによるばらつきが含まれています。

パワー MOSFET を選択するには、デバイスによって消費される電力を知る必要があります。スイッチ A の場合、最大電力損失は(スイッチ A が常にオン状態に留まる)昇圧領域で生じます。最大出力電流での最大電力損失は次式で与えられます。

$$P_{A(BOOST)} = \left( \frac{I_{LED(MAX)} \cdot V_{OUT}}{V_{IN}} \right)^2 \cdot \rho_T \cdot R_{DS(ON)}$$

$\rho_T$  は正規化係数(25°Cで1)で、温度によるオン抵抗の大きな変化を表し、図 11 に示されているように標準で 0.4%/°C です。125°C の最大接合部温度の場合は、 $\rho_T = 1.5$  の値を使うのが妥当です。



図 11. 正規化された  $R_{DS(ON)}$  と温度

スイッチ B は、降圧領域では同期整流器として動作します。最大出力電流での電力損失は次式で与えられます。

$$P_{B(BUCK)} = \frac{V_{IN} - V_{OUT}}{V_{IN}} \cdot I_{LED(MAX)}^2 \cdot \rho_T \cdot R_{DS(ON)}$$

スイッチ C は、昇圧領域では制御スイッチとして動作します。最大電流での電力損失は次式で与えられます。

$$P_{C(BOOST)} = \frac{(V_{OUT} - V_{IN}) \cdot V_{OUT}}{V_{IN}^2} \cdot I_{LED(MAX)}^2 \cdot \rho_T \cdot R_{DS(ON)} + k \cdot V_{OUT}^3 \cdot \frac{I_{LED(MAX)}}{V_{IN}} \cdot C_{RSS} \cdot f$$

ここで、 $C_{RSS}$  は通常 MOSFET の製造メーカーにより規定されています。逆回復電流によって生じる損失を反映する定数  $k$  は、ゲート駆動電流に反比例し、その経験値は 1.7 です。

スイッチ D の場合、最大電力損失は昇圧領域で生じ、そのときのデューティ・サイクルは 50% を超えます。最大出力電流での最大電力損失は次式で与えられます。

$$P_{D(BOOST)} = \frac{V_{OUT}}{V_{IN}} \cdot I_{LED(MAX)}^2 \cdot \rho_T \cdot R_{DS(ON)}$$

出力電圧および出力電流が同じである場合、通常、スイッチ A では、降圧領域において  $V_{IN(MAX)}$  で最大電力損失が発生し、スイッチ C では、昇圧領域において  $V_{IN(MIN)}$  で最大電力損失が発生します。

パワー MOSFET で消費される既知の電力から、次式を使って接合部温度を求めることができます。

$$T_J = T_A + P \cdot R_{TH(JA)}$$

接合部-周囲間熱抵抗  $R_{TH(JA)}$  には、接合部-ケース間熱抵抗  $R_{TH(JC)}$  およびケース-周囲間熱抵抗  $R_{TH(CA)}$  が含まれます。次に、 $T_J$  のこの値を、反復計算に使用された元の仮定値と比べることができます。

### オプションのショットキ・ダイオード ( $D_B$ 、 $D_D$ ) の選択

オプションのショットキ・ダイオード  $D_B$  (スイッチ B と並列に接続) および  $D_D$  (スイッチ D と並列に接続) は、パワー MOSFET スイッチの導通と導通の間のデッドタイム中に導通します。これらは、デッドタイム中に同期スイッチ B と D のボディ・ダイオードがオンして電荷を蓄積するのを防ぐためのものです。特に、 $D_B$  は、スイッチ B のオフとスイッチ A のオンの間の逆回復電流を大幅に削減し、 $D_D$  は、スイッチ D のオフとスイッチ C のオンの間の逆回復電流を大幅に削減します。これにより、コンバータの効率を向上し、スイッチ電圧ストレスを低減します。このダイオードが効果を発揮するには、このダイオードと同期スイッチの間のインダクタンスをできるだけ小さくする必要があるので、これらの部品は必ず隣接させて配置します。

## アプリケーション情報

### $C_{IN}$ と $C_{OUT}$ の選択

入力容量と出力容量は、レギュレータとの間を出入りする不連続な電流によって生じる電圧リップルを抑えるために必要です。通常はコンデンサを並列に組み合わせて使用することで大容量と低等価直列抵抗(ESR)を実現します。乾式タンタル、特殊ポリマー、アルミ電解およびセラミックの各コンデンサは、全て表面実装パッケージで入手できます。OS-CONやPOSCAPなど、低ESRで高リップル電流定格のコンデンサも入手できます。

セラミック・コンデンサをレギュレータの入力と出力の近くに配置して、高周波のスイッチング・スパイクを抑えてください。 $1\mu F$ 以上のセラミック・コンデンサもLT8391Aのピンにできるだけ近づけて $V_{IN}$ とGNDの間および $V_{OUT}$ とGNDの間に配置してください。セラミック・コンデンサは優れた低ESR特性を備えているので、入力リップル電圧を大幅に低減することが可能であり、ESRの高いバルク・コンデンサでの電力損失を抑えるのに役立ちます。X5RやX7Rの誘電体材料は広い電圧範囲と温度範囲にわたって容量を保持するので推奨されます。多くのセラミック・コンデンサ(特にケース・サイズが0805または0603のもの)は、目的の動作電圧での容量が大きく減ります。

### 入力容量 $C_{IN}$

スイッチAのオンとオフが切り替わることが原因で、降圧領域では不連続な入力電流が最も大きくなります。 $C_{IN}$ コンデンサ回路網のESRが十分に低く、最大RMS電流を扱うのに十分な大きさであることを確認してください。降圧領域では、入力RMS電流は次式で与えられます。

$$I_{RMS} \approx I_{LED(MAX)} \cdot \frac{V_{OUT}}{V_{IN}} \cdot \sqrt{\frac{V_{IN}}{V_{OUT}} - 1}$$

この式は $V_{IN} = 2V_{OUT}$ のとき最大値をとり、 $I_{RMS} = I_{LED(MAX)}/2$ になります。設計では多くの場合、この単純なワーストケース条件が使用されます。条件を大きく振っても値は改善されないからです。

### 出力容量 $C_{OUT}$

昇圧領域において、不連続電流が入力から出力に移動します。 $C_{OUT}$ コンデンサ回路網が出力電圧リップルを低減できることを確認してください。与えられた出力リップル電圧に対する適切なコンデンサを選択するには、ESRとバルク容量の影

響について検討する必要があります。バルク容量の充放電による定常状態の最大リップルは次式で与えられます。

$$\Delta V_{CAP(BOOST)} = \frac{I_{LED} \cdot (V_{OUT} - V_{IN(MIN)})}{C_{OUT} \cdot V_{OUT} \cdot f}$$

$$\Delta V_{CAP(BUCK)} = \frac{V_{OUT} \cdot \left(1 - \frac{V_{OUT}}{V_{IN(MAX)}}\right)}{8 \cdot L \cdot f^2 \cdot C_{OUT}}$$

ESR両端の電圧降下による最大定常リップルは次式で与えられます。

$$\Delta V_{ESR(BOOST)} = \frac{V_{OUT} \cdot I_{LED(MAX)} \cdot ESR}{V_{IN(MIN)}}$$

$$\Delta V_{ESR(BUCK)} = \frac{V_{OUT} \cdot \left(1 - \frac{V_{OUT}}{V_{IN(MAX)}}\right) \cdot ESR}{L \cdot f}$$

### INTV<sub>CC</sub>レギュレータ

内部Pチャネル低損失レギュレータは、 $V_{IN}$ 電源ピンからINTV<sub>CC</sub>ピンに5Vを発生します。INTV<sub>CC</sub>は、LT8391Aの内部回路およびゲート・ドライバに電力を供給します。INTV<sub>CC</sub>レギュレータは145mAのピーク電流を供給可能であり、 $4.7\mu F$ 以上のセラミック・コンデンサでグランドにバイパスする必要があります。MOSFETゲート・ドライバが必要とする大きなトランジエント電流を供給するには、適切な短距離のバイパスが必要です。

大きなMOSFETが高いスイッチング周波数でドライブされる高入力電圧アプリケーションでは、LT8391Aの最大接合部温度定格を超える恐れがあります。システムの電源電流は、通常、ゲート充電電流によって支配されます。電力損失を計算する際には、INTV<sub>CC</sub>の追加的な外付け負荷も考慮に入れる必要があります。この場合のLT8391Aの全電力損失は $V_{IN} \cdot I_{INTVCC}$ で、全体的な効率は低下します。接合部温度は次の式を使って推算することができます。

$$T_J = T_A + P_D \cdot \theta_{JA}$$

ここで、 $\theta_{JA}$ (°C/W)はパッケージの熱抵抗です。

最大接合部温度を超えないようにするには、連続モード動作時の入力電源電流を最大 $V_{IN}$ で検査する必要があります。

## アプリケーション情報

### 上側ゲートMOSFETドライバ電源( $C_{BST1}$ 、 $C_{BST2}$ )

上側MOSFETドライバ(TG1およびTG2)は、それぞれのSWピンの電圧とBSTピンの電圧の間で駆動されます。昇圧電圧はフロート状態のブートストラップ・コンデンサ $C_{BST1}$ および $C_{BST2}$ によってバイアスされますが、これらは通常、それぞれの上側MOSFETがオフすると、外付けブートストラップ・ダイオードおよび内部ブートストラップ・ダイオードの両方を介して再充電されます。内部ブートストラップ・ダイオードは上側MOSFETを2MHzでリフレッシュできるほど十分強力であるとは限らないため、外付けブートストラップ・ダイオードを推奨します。両方のコンデンサは、INTVCCと同じ電圧に充電されます。ブートストラップ・コンデンサ $C_{BST1}$ および $C_{BST2}$ は、上側スイッチAおよびDが必要とするゲート電荷の約100倍の電荷を保存する必要があります。ほとんどのアプリケーションでは、 $0.1\mu\text{F}$ ～ $0.47\mu\text{F}$ のX5RまたはX7R誘電体コンデンサで十分です。

### $V_{IN}$ UVLOの設定

$V_{IN}$ ピンからEN/UVLOピンに抵抗分割器を接続することによって $V_{IN}$ の低電圧ロックアウト(UVLO)が実現されます。EN/UVLOのイネーブル立ち下がりしきい値は1.214Vに設定されており、10mVのヒステリシスがあります。また、EN/UVLOピンの電圧が1.214Vより低いと、このピンに $2.5\mu\text{A}$ のシンク電流が流れます。この電流は、R1の値に基づいてユーザーが設定可能なヒステリシスを与えます。設定可能なUVLOしきい値は次のようにになります。

$$V_{IN(UVLO+)} = 1.233V \cdot \frac{R1+R2}{R2} + 2.5\mu\text{A} \cdot R1$$

$$V_{IN(UVLO-)} = 1.220V \cdot \frac{R1+R2}{R2}$$

図12では、UVLO機能を使って外部シャットダウン制御を行う回路も示しています。NMOSをオンするとEN/UVLOピンが接地され、LT8391Aは静止電流が $2\mu\text{A}$ 未満のシャットダウン状態になります。

### LED電流の設定

LED電流は、適切な値の電流検出抵抗 $R_{LED}$ をLED列と直列に配置することによって設定します。 $R_{LED}$ による電圧降下は、ISPピンとISNピンによって(ケルビン)検出します。検出抵抗の両端で100mV(標準)のフルスケールしきい値を得るに



図12.  $V_{IN}$ の低電圧ロックアウト(UVLO)

は、CTRL1ピンおよびCTRL2ピンを1.35Vより高い電圧に接続します。CTRL1ピンまたはCTRL2のいずれかを、LED電流を0に減少させる目的で使用することができますが、検出しきい値が減少するにつれて相対精度は低下します。CTRL1ピンまたはCTRL2ピンのいずれかの電圧が1.15Vより低くなると、LED電流は次のようにになります。

$$I_{LED} = \frac{\text{Min}(V_{CTRL1}, V_{CTRL2}) - 250\text{mV}}{10 \cdot R_{LED}}$$

ここで、 $\text{Min}(V_{CTRL1}, V_{CTRL2})$ は、CTRL1ピンおよびCTRL2ピンの電圧の最小値です。 $\text{Min}(V_{CTRL1}, V_{CTRL2})$ が1.15V～1.35Vである場合、LED電流は $\text{Min}(V_{CTRL1}, V_{CTRL2})$ とともに変化しますが、 $\text{Min}(V_{CTRL1}, V_{CTRL2})$ が増加するに従って、増加した量だけ上の式から逸脱します。最終的には、 $\text{Min}(V_{CTRL1}, V_{CTRL2}) > 1.35\text{V}$ になるとLED電流はそれ以上変化しなくなります。標準的な $V_{(ISP-ISN)}$ しきい値と $\text{Min}(V_{CTRL1}, V_{CTRL2})$ の関係を表2に示します。

表2.  $V_{(ISP-ISN)}$ のしきい値と $\text{Min}(V_{CTRL1}, V_{CTRL2})$

| $\text{Min}(V_{CTRL1}, V_{CTRL2})(\text{V})$ | $V_{(ISP-ISN)}(\text{mV})$ |
|----------------------------------------------|----------------------------|
| 1.15                                         | 90                         |
| 1.20                                         | 94.5                       |
| 1.25                                         | 98                         |
| 1.30                                         | 99.5                       |
| 1.35                                         | 100                        |

$\text{Min}(V_{CTRL1}, V_{CTRL2})$ が1.35Vより高い場合、LED電流は次式の値に安定化されます。

$$I_{LED} = \frac{100\text{mV}}{R_{LED}}$$

## アプリケーション情報

CTRL1/CTRL2ピンは開放のままにしないでください(使用しない場合はV<sub>REF</sub>に接続してください)。CTRL1/CTRL2ピンはサーミスタと組み合わせてLED負荷の過熱保護を実現したり、V<sub>IN</sub>との間に抵抗分割器を接続して、V<sub>IN</sub>の電圧が低いときに出力電力およびスイッチング電流を減らすことができます。ISPとISNの間に、スイッチング周波数で時間とともに変化する差動電圧リップル信号が生じることが予想されます。この信号の振幅は、LED負荷電流が大きいか、スイッチング周波数が低いか、あるいは出力フィルタ・コンデンサの値が小さいと大きくなります。ある程度のリップル信号は許容できます。V<sub>C</sub>ピンの補償コンデンサが信号のフィルタリングを行うので、ISPピンとISNピンの間の平均の電圧差はユーザー設定値に保たれます。リップル電圧振幅(ピーク・トゥ・ピーク)が20mVを超えても誤動作は起こりませんが、平均値とユーザー設定値間のオフセットが大きくなることがあります。

### 調光制御

LT8391Aを使用した調光では、LED電流を制御する方法が2つあります。1つ目の方法では、LED内で安定化されている電流をCTRL1ピンまたはCTRL2ピンを使用して調整します。2つ目の方法では、平均電流を正確に設定するために、PWMピンを使用してLED電流を0と最大電流の間で調整します。

アナログ調光方法と比べて、PWM調光方法は、色ずれを生じることなくきわめて高い調光比を実現します。PWM調光の精度を上げるために、PWM信号が“L”的ときに、スイッチに必要な電流がV<sub>C</sub>ノードに保存されます。この機能により、PWMピンの信号が“H”になったときの回復時間が最小になります。回復時間をさらに改善するには、LED電流の経路に高電位側PMOS PWMスイッチを使用して、PWMピンの信号が“L”的期間中に出力コンデンサが放電されないようにする必要があります。

スイッチング周波数、インダクタ値、およびループ補償の選択は、最小PWMオン時間に影響を与えます。この最小PWMオン時間を下回ると、LT8391AがLED電流レギュレーションを失います。同じアプリケーションでは、LT8391Aは、降圧領域において最大のPWM調光比(最大2000:1)、昇降圧領域において中間のPWM調光比(最大2000:1)、昇圧領域において最小のPWM調光比(最大1000:1)を達成します。

R<sub>T</sub>抵抗によって設定された固定周波数動作またはスペクトラム拡散周波数動作のいずれかで、内部発振器はPWM信号の立ち上がりエッジに同期され、これにより、ちらつきのない

PWM調光性能を提供します。外部周波数同期動作では、ちらつきのないPWM調光性能を実現するために、SYNC信号とPWM信号の両方の立ち上がりエッジが同期する必要があります。

LT8391Aは、外部PWM調光と内部PWM調光の両方を提供します。外部PWM調光の場合、30k未満のR<sub>P</sub>抵抗を選択し、外部PWMクロック信号をPWMピンに供給します。内部PWM調光の場合、R<sub>P</sub>抵抗を、表3の5つの抵抗値のいずれかになるように選択し、PWMピンにアナログDC電圧を加えるか、V<sub>REF</sub>とPWMピンの間に抵抗分割器を接続します。R<sub>P</sub>抵抗は内部PWM調光周波数を設定し、PWMピンへの1V～2VのアナログDC電圧は、0%～100%の内部PWM調光のデューティ比を図13の離散的な1/128ステップ・サイズで設定します。スイッチング・ノイズによって生じる内部PWM調光のデューティ比のジッタを最小限に抑えるために、1μFのセラミック・コンデンサをPWMピンに接続することを推奨します。

表3. 内部PWM調光周波数とR<sub>P</sub>の値(5%精度の抵抗)

| R <sub>P</sub> (k) | f <sub>SW</sub>       | f <sub>SW</sub> = 1MHz | f <sub>SW</sub> = 1.5MHz | f <sub>SW</sub> = 2MHz |
|--------------------|-----------------------|------------------------|--------------------------|------------------------|
| ±30                | External              | External               | External                 | External               |
| 51                 | f <sub>SW</sub> /256  | 3.9kHz                 | 5.9kHz                   | 7.8kHz                 |
| 82                 | f <sub>SW</sub> /512  | 2.0kHz                 | 2.9kHz                   | 3.9kHz                 |
| 130                | f <sub>SW</sub> /1024 | 1.0kHz                 | 1.5kHz                   | 2.0kHz                 |
| 200                | f <sub>SW</sub> /2048 | 0.49kHz                | 0.73kHz                  | 0.98kHz                |
| 300                | f <sub>SW</sub> /4096 | 0.24kHz                | 0.37kHz                  | 0.49kHz                |



図13. 内部PWM調光のデューティ比とPWM電圧

### 高電位側PMOS PWMスイッチの選択

LT8391Aの大半のアプリケーションでは、PWM調光比を最大化し、フォルト状態のときにLED列を保護するため、高電位側PMOS PWMスイッチを推奨します。低電位側NMOS PWMスイッチと比べて、高電位側NMOS PWMスイッチは、

## アプリケーション情報

LED列への1本の導線、および筐体を通るグランド・リターン・パスを可能にします。高電位側PMOS PWMスイッチは、通常、ドレイン-ソース間電圧  $V_{DS}$ 、ゲート-ソース間しきい値電圧  $V_{GS(TH)}$ 、および連続ドレイン電流  $I_D$ を考慮して選択します。適切に動作するために、 $V_{DS}$ の定格が、FBピンで設定された開放LEDレギュレーション電圧を超える必要があり、 $V_{GS(TH)}$ の絶対値が3V未満になる必要があり、 $I_D$ の定格が  $I_{LED(MAX)}$ を超える必要があります。

### 出力電圧およびしきい値の設定

LT8391Aには、定電圧出力をプログラムするために使用できる電圧帰還ピンFBがあります。出力電圧は、次式に従って  $R_3$  と  $R_4$  (図14) の値を選択すれば設定できます。

$$V_{OUT} = 1.00V \cdot \frac{R_3+R_4}{R_4}$$



図14. 帰還抵抗の接続

加えて、FBピンは、出力過電圧しきい値、開放LEDしきい値、および短絡LEDしきい値も設定します。小さい出力コンデンサを備えるLEDドライバ・アプリケーションの場合、出力電圧は、通常、開放LEDイベントの発生時に大きくオーバーシュートします。1.00V FBレギュレーション・ループが出力を安定化しようとしていますが、通常、このループは、出力をオーバーシュートから防ぐには遅すぎます。FBピンが1.05Vの過電圧しきい値に達すると、LT8391AはTG1、BG1、TG2、およびBG2をオフにしてスイッチング動作を停止し、PWMTGも停止して、保護するためにLED列を切断します。出力過電圧しきい値は、次のように設定できます。

$$V_{OUT(OVP)} = 1.05V \cdot \frac{R_3+R_4}{R_4}$$

通常動作時に予想される  $V_{FB}$  が0.3Vの短絡LED上昇時しきい値と、0.9Vの開放LED下降時しきい値との間に留まることを確認します。

$$0.3V \leq V_{LED} \cdot \frac{R_4}{R_3+R_4} \leq 0.9V$$

これらの式は、最大LED列電圧を、LT8391Aが51Vになる最大の開放LED保護で設定します。

### FAULTピン

LT8391Aは、開放LED状態または短絡LED状態の発生時に“L”に引き下げられるオープンドレイン状態ピン(FAULT)を備えています。開放LED状態は、FBピンの電圧が0.95Vより高く、 $V_{(ISP-ISN)}$ 両端の電圧が10mVより小さい場合に発生します。短絡LED状態は、FBピンが0.25Vを下回ると発生します。FAULT状態は、SSピンの電圧が1.75Vを超え、PWM信号が“H”的場合に更新されます。

### ソフトスタートとフォルト保護

図8に示され、「動作」セクションで説明されているように、外付けコンデンサをSSピンからグランドに接続することにより、SSピンを使ってソフトスタートを設定することができます。12.5μAの内部プルアップ電流がこのコンデンサを充電して、SSピンに電圧ランプを生成します。SSピンの電圧が0.25Vから1V(さらにそれより上)に直線的に上昇するのに従って、出力電圧が滑らかに上昇してLED電流レギュレーション状態に移行します。ソフトスタートの範囲は、0Vから、LED電流レギュレーションにおけるFB電圧までの電圧範囲になるように定められます。ソフトスタート時間は次のように計算できます。

$$t_{SS} = V_{LED} \cdot \frac{R_4}{R_3+R_4} \cdot \frac{C_{SS}}{12.5\mu A}$$

$C_{SS}$ が、 $V_C$ ピンの補償コンデンサの少なくとも5倍~10倍であることを確認します。セラミック・コンデンサの値として、22nFから始めるのが適切です。

SSピンはフォルト・タイマとしても使われます。開放LEDフォルトまたは短絡LEDフォルトが検出されると、1.25μAのプルダウン電流源がアクティブになります。SSピンと  $V_{REF}$ ピンの間に1つの抵抗を使用して、LT8391Aを、一時中断(抵抗なし)、ラッチオフ(499k)、および動作維持(100k)という3種類のフォルト保護モードに設定できます。

動作維持モードで100kの抵抗を使用すると、LT8391Aは、スイッチング動作を正常に続行し、開放LEDフォルトの発生時に設定された  $V_{OUT}$  を安定化するか、または短絡LEDフォルトの発生時に電流を安定化します。ラッチオフ・モードで499kの抵抗を使用すると、LT8391Aは、EN/UVLOピンが“L”に引き下げられてから“H”に引き上げられて再起動されるまで、スイッチング動作を停止します。一時中断モードで抵抗を使用しない場合、LT8391Aは低デューティ・サイクルの自動再試行

## アプリケーション情報

動作に移行します。1.25 $\mu$ Aのプルダウン電流がSSピンを0.2Vに放電し、その後、1.25 $\mu$ Aのプルアップ電流がSSピンを充電します。SSピンが1.75Vに達した時にフォルト状態が解消していないかった場合は、もう一度1.25 $\mu$ Aのプルダウン電流がオンして新しい一時中断サイクルを開始します。これは、フォルト状態が解消されるまで続きます。

### ループ補償

LT8391Aは内部のトランスコンダクタンス・エラーアンプを使用しており、その出力V<sub>C</sub>によって制御ループが補償されます。外部インダクタ、出力コンデンサ、および補償抵抗とコンデンサにより、ループの安定性が決まります。

インダクタと出力コンデンサは、性能、サイズおよびコストに基づいて選択します。V<sub>C</sub>ピンの補償抵抗とコンデンサは、制御ループの応答性と安定性を最適化するように設定されます。標準的なLEDアプリケーションでは、V<sub>C</sub>ピンに接続する補償コンデンサは2.2nFが妥当です。また、直列抵抗を必ず使用して、V<sub>C</sub>ピンでのスルーレートを大きくし、コンバータの入力電源での高速トランジエント時にLED電流のレギュレーション範囲を狭く保つことが必要です。

### 効率に関する検討事項

スイッチング・レギュレータの電力効率は、出力電力を入力電力で割って100%を掛けた値に等しくなります。個々の損失を解析して、効率を制限する要素がどれであり、また何が変化すれば効率が最も改善されるかを判断できる場合がよくあります。回路内の全ての電力消費要素で損失が生じますが、LT8391Aの回路の損失の大部分は次の4つの主な損失要因によって生じます。

1. DCのI<sup>2</sup>R損失。これは、MOSFET、検出抵抗、インダクタ、およびプリント回路基板のトレースの各抵抗成分によって発生し、大きな出力電流が流れると効率低下の原因になります。

2. 遷移損失。この損失は、スイッチ・ノードが遷移するとき、スイッチAまたはスイッチCが短時間飽和領域に留まるところから生じます。これは、入力電圧、負荷電流、ドライバ強度、MOSFET容量などの要因に依存します。

3. INTV<sub>CC</sub>電流。これはMOSFETドライバ電流と制御電流の和です。

4. C<sub>IN</sub>とC<sub>OUT</sub>の損失。入力コンデンサは、降圧領域でレギュレータに流れる大きなRMS入力電流をフィルタリングするという困難な役目を担っています。出力コンデンサも、昇圧領域で大きなRMS出力電流をフィルタリングするという困難な役目を担っています。C<sub>IN</sub>とC<sub>OUT</sub>は両方とも、ACのI<sup>2</sup>R損失を最小にするためにESRを小さくして、RMS電流が上流でヒューズやバッテリ内の追加損失を生じないように十分な容量にすることが必要です。

5. 他の損失。ショットキ・ダイオードD<sub>B</sub>とD<sub>D</sub>により、デッドタイムと軽負荷導通期間に導通損失が生じます。インダクタのコア損失は主に軽負荷で生じます。降圧領域ではスイッチAによって逆回復電流損失が発生し、昇圧領域ではスイッチCによって逆回復電流損失が発生します。

効率を改善するための調整を行う場合、入力電流は効率の変化を示す最良の指標です。変更を加えて入力電流が減少すれば、効率は向上しています。入力電流に変化がなければ効率にも変化はありません。

### PC基板レイアウトのチェックリスト

基本的なPC基板のレイアウトには専用のグランド・プレーン層が必要です。また、大電流では、多層基板がパワー部品を放熱する役割を果たします。

- グランド・プレーン層にはトレースがあつてはならず、パワーMOSFETの置かれている層にできるだけ近くします。
- C<sub>IN</sub>、スイッチA、スイッチB、およびD<sub>B</sub>も一箇所に密集させて配置します。C<sub>OUT</sub>、スイッチC、スイッチD、およびD<sub>D</sub>も一箇所に密集させて配置します。
- 近接するビアを使用して部品をグランド・プレーンに接続します。各パワー部品には大きなビアを複数使います。
- 十分な電圧フィルタリングを維持し、電力損失を低く抑えるため、V<sub>IN</sub>とV<sub>OUT</sub>にはプレーンを使用します。

## アプリケーション情報

- 全ての層の全ての未使用領域を銅箔で覆います。銅箔で覆うことにより、電源部品の温度上昇を抑えることができます。これらの銅領域はDCネットのどれか( $V_{IN}$ またはGND)に接続します。
- 信号グランドと電源グランドを分離します。全ての小信号部品は、底面からGND露出パッドに戻します。このGND露出パッドは、スイッチBとスイッチCのソースに近づけてパワーGNDに接続します。
- スイッチAとスイッチCはできるだけコントローラに近づけて配置し、パワーGND、BG、およびSWのトレースは短くしておきます。
- $dV/dT$ の高いSW1、SW2、BST1、BST2、TG1、およびTG2の各ノードは敏感な小信号ノードから離します。
- スイッチA、スイッチB、 $D_B$ 、および $C_{IN}$ コンデンサで形成される経路はリードとPCBトレースを短くします。スイッチC、スイッチD、 $D_D$ 、および $C_{OUT}$ コンデンサで形成される経路も、リードとPCBトレースを短くします。
- 出力コンデンサの(-)端子は入力コンデンサの(-)端子にできるだけ近づけて接続します。
- 上側ドライバのブートストラップ・コンデンサ $C_{BST1}$ は、 $BST1$ ピンと $SW1$ ピンに近づけて接続します。上側ドライバのブートストラップ・コンデンサ $C_{BST2}$ は、 $BST2$ ピンと $SW2$ ピンに近づけて接続します。
- 入力コンデンサ $C_{IN}$ と出力コンデンサ $C_{OUT}$ は、パワーMOSFETに近づけて接続します。これらのコンデンサはMOSFETのAC電流を供給します。
- LSPとLSNのトレースはPCBの最小トレース間隔で一緒に配線します。検出ラインが、スイッチ・ノードなどのノイズの大きい領域を通過しないようにしてください。LSPとLSNの間のフィルタ・コンデンサは、できるだけデバイスに近づけて配置します。 $R_{SENSE}$ 抵抗では、ケルビン接続を使用して高精度の電流検出を確実に行ってください。低ESLの検出抵抗を推奨します。
- $V_C$ ピンの補償回路網はデバイスに近づけて、 $V_C$ と信号グランドの間に接続します。コンデンサはPCBノイズと出力電圧リップルの影響を補償ループから除去するのに役立ちます。
- $INTV_{CC}$ のバイパス・コンデンサ( $C_{INTVCC}$ )はデバイスの近くで $INTV_{CC}$ と電源グランドの間に接続します。このコンデンサはMOSFETドライバのピーク電流を供給します。

## 標準的応用例

フォルト保護機能を備えた効率94%の24W(16V、1.5A)2MHz昇降圧LEDドライバ



## 標準的応用例

100Hzでの2000:1の外部PWM調光  
( $V_{IN} = 32V$ )100Hzでの2000:1の外部PWM調光  
( $V_{IN} = 18V$ )100Hzでの800:1の外部PWM調光  
( $V_{IN} = 8V$ )開放LEDの保護:  
一時中断モード( $R_{SS} = \text{開放}$ )開放LEDの保護:  
ラッチオフ・モード( $R_{SS} = 499k$ )開放LEDの保護:  
動作維持モード( $R_{SS} = 100k$ )

## パッケージ

最新のパッケージ図は、<http://www.linear-tech.co.jp/product/LT8391A#packaging> を参照してください。

**FE Package  
28-Lead Plastic TSSOP (4.4mm)**  
(Reference LTC DWG # 05-08-1663 Rev L)  
Exposed Pad Variation EB



注記：

1. 標準寸法：ミリメートル

2. 寸法は ミリメートル  
(インチ)

3. 図は実寸とは異なる

4. 露出パッド接着のための推奨最小 PCB メタルサイズ

\* 寸法にはモールドのバリを含まない。

モールドのバリは各サイドで 0.150mm (0.006") を超えないこと

## パッケージ

最新のパッケージ図は、<http://www.linear-tech.co.jp/product/LT8391A#packaging> を参照してください。

**UFD Package  
28-Lead Plastic QFN (4mm × 5mm)**  
(Reference LTC DWG # 05-08-1712 Rev C)



RECOMMENDED SOLDER PAD PITCH AND DIMENSIONS  
APPLY SOLDER MASK TO AREAS THAT ARE NOT SOLDERED



BOTTOM VIEW—EXPOSED PAD

注記：

1. 図は JEDEC パッケージ外形 MO-220 のバリエーション (WGHD-3) にするよう提案されている
2. 図は実寸とは異なる
3. 全ての寸法はミリメートル
4. パッケージ底面の露出パッドの寸法にはモールドのバリを含まない。  
モールドのバリは(もしあれば)各サイドで 0.15mm を超えないこと
5. 露出パッドは半田メッキとする
6. 灰色の部分はパッケージの上面と底面のピン 1 の位置の参考に過ぎない

## 標準的應用例

## 2ビームLEDを駆動する低EMI 2MHz昇降圧LEDドライバ(2×12V、1A)



## 関連製品

| 製品番号                         | 説明                                             | 注釈                                                                                                                    |
|------------------------------|------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------|
| LT8391                       | スペクトラム拡散機能を備える60V同期整流式4スイッチ昇降圧LEDコントローラ        | V <sub>IN</sub> :4V~60V、V <sub>OUT</sub> :0V~60V、±3%の電流精度、内部および外部PWM調光、TSSOP-28および4mm×5mm QFN-28パッケージ                 |
| LT8390/LT8390A               | 高効率2MHz同期整流式4スイッチ昇降圧コントローラ                     | V <sub>IN</sub> :4V~60V、V <sub>OUT</sub> :1V~60V、I <sub>SD</sub> =<1μA、TSSOP-28Eおよび4mm×5mm QFN-28パッケージ                |
| LT3791                       | 60V、700kHz、4スイッチ同期整流式昇降圧LEDコントローラ              | V <sub>IN</sub> :4.7V~60V、V <sub>OUT</sub> :0V~60V、±6%の電流精度、TSSOP-38パッケージ                                             |
| LT3922                       | 36V、2A、2MHz同期整流式昇圧LEDドライバ、128:1のPWM調光回路を内蔵     | V <sub>IN</sub> :2.8V~36V、V <sub>OUT</sub> :4V~34V、I <sub>SD</sub> =1μA、128:1の内部PWM調光、外部調光:5000:1、4mm×5mm QFN-28パッケージ |
| LT3755/LT3755-1/<br>LT3755-2 | 40V入力、75V出力の1MHz非同期整流式昇圧LEDコントローラ              | V <sub>IN</sub> :4.5V~40V、V <sub>OUT</sub> :V <sub>IN</sub> ~75V、±4%の電流精度、3mm×3mm QFN-16およびMSE-16パッケージ                |
| LT3761                       | PWM信号発生器を内蔵した60V入力、80V出力の1MHz非同期整流式昇圧LEDコントローラ | V <sub>IN</sub> :4.5V~60V、V <sub>OUT</sub> :V <sub>IN</sub> ~80V、±3%の電流精度、外部および内部PWM調光、MSE-16パッケージ                    |
| LT3795                       | スペクトラム拡散周波数変調機能付き110V 1MHz非同期整流式昇圧LEDコントローラ    | V <sub>IN</sub> :4.5V~110V、V <sub>OUT</sub> :V <sub>IN</sub> ~110V、±3%の電流精度、内部スペクトラム拡散、TSSOP-28パッケージ                  |