AD9517-4

クロック・ジェネレータ、12出力、1.6GHzのVCO内蔵

Manufactured by:

製品概要

AD9517-4*は、ピコ秒以下のジッタ性能のマルチ出力クロック分配機能を備えており、PLLとVCOを内蔵しています。VCOのチューニング周波数レンジは1.45~1.80GHzです。オプションとして、外付けのVCO / VCXO(最大2.4GHz)を使用できます。

AD9517-4は、低ジッタと低位相ノイズに重点を置き、データ・コンバータの性能を最大限に高めます。位相ノイズ / ジッタ条件の厳しいその他のアプリケーションでも、このデバイスが役に立ちます。

AD9517-4には、4つのLVPECL出力(2つのペア)、4つのLVDS出力(2つのペア)が備わっています。各LVDS出力は2つのCMOS出力として再構成することができます。LVPECL出力は1.6GHzまで、LVDS出力は800MHzまで、CMOS出力は250MHzまで動作します。

追加の出力、クリスタル・リファレンス入力、遅延ゼロまたはスタートアップ時の自動構成するためのEEPROM、を必要とするアプリケーションのためにはAD9520とAD9522を使うことが可能となります。更にAD9516とAD9518はAD9517と同等ICですが、異なる組み合わせの出力を備えています。

それぞれの出力ペアには分周器があり、分周比とコース遅延(または位相)の両方を設定できます。LVPECL出力の分周比の指定範囲は1~32です。LVDS / CMOS出力では、最大1024までの分周比を設定できます。

AD9517-4は48ピンLFCSPを採用しており、3.3V単電源で動作します。外付けのVCOには拡張電圧範囲が必要ですが、チャージ・ポンプ電源(VCP)を5.5Vに接続することで対応できます。LVPECLには、2.5~3.3Vの別電源を利用できます。

AD9517-4の動作は-40~+85℃の工業用温度範囲で仕様が規定されています。

アプリケーション

  • 低ジッタ、低位相ノイズのクロック分配
  • ソネット、同期式イーサーネット、OUT2 / 3 / 4を含む10 / 40 / 100Gb / secネットワーク・ライン・カード
  • フォーワード・エラー・補正(G.710)
  • 高速ADC、DAC、DDS、DDC、DUC、MxFE用クロック
  • 高性能無線トランシーバ
  • ATE

* AD9517はAD9517ファミリーの全製品を意味しますが、AD9517-4と記す場合はAD9517ファミリーのその製品のみを指します。

製品ライフサイクル

checked 新規設計にお薦めします

発売済みの製品です。データシートには、最終的な仕様と動作条件がすべて記載されています。新規の設計には、これらの製品の使用を推奨します。

評価キット

(2)

X +

EVAL-AD9517-4

製品概要

This page contains evaluation board documentation and ordering information for evaluating the AD9517- 4.

EVAL-AD-FMCOMMS6-EBZ

EVAL-AD-FMCOMMS6-EBZ ブロック図

EVAL-AD-FMCOMMS6-EBZ 写真

製品概要

The AD-FMCOMMS6-EBZ eval board is a 400MHz to 4.4GHz receiver based on the AD9652 dual 16bit analog to digital converter, the ADL5566 High Dynamic Range RF/IF Dual Differential Amplifier and the ADL5380 quadrature demodulator.

This is an I and Q demodulation approach to direct convert (also known as a homodyne or zero IF) receiver architecture. Direct conversion radios perform just one frequency translation compared to a super-heterodyne receiver that can perform several frequency translations. One frequency translation is advantageous because it:

  • Reduces receiver complexity and the number of stages needed, increasing performance and reducing power consumption
  • Avoids image rejection issues and unwanted mixing


This topology will provide image rejection and early implementation of the differential signal environment. There is an amplification stage to maintain the full-scale input to the ACD. The local oscillator and ADC clock are on board and share the same reference signal prevent smearing. The form factor is VITA57 compliant and all of the DC power is routed from the data capture board through an FMC connector. This evaluation board demonstrates a high performance receiver signal chain aimed at military and commercial radar using “commercial off the shelf” (COTS) components. The overall circuit has a bandwidth of 220MHz with a pass band flatness of +/_ 1.0 dB. The SNR and SFDR measured at an IF of 145MHz are 64dB and 75dBc, respectively.


関連資料

X +

ツール

X +

IBIS Models

設計ツール

リファレンス・デザイン

(1)

X +

CN0140

CN0140 ブロック図

参考資料

X +

設計リソース

X +

ADI has always placed the highest emphasis on delivering products that meet the maximum levels of quality and reliability. We achieve this by incorporating quality and reliability checks in every scope of product and process design, and in the manufacturing process as well.  "Zero defects" for shipped products is always our goal.

AD9517-4 Material Declaration
PCN-PDN Information Quality And Reliability Symbols and Footprints

ディスカッション

X+

Didn't find what you were looking for?

サンプル&購入

X+

価格は1個当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更 されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。

 

モデル一覧の項目説明

 

 

 

評価用ボード 表示されている価格は、1個あたりの価格です。
価格は1個当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。