AD9694

A/Dコンバータ、14ビット、500MSPS、クワッド、JESD204B

Manufactured by:

製品概要

AD9694は、クワッド、14ビット、500MSPSのA/Dコンバータ(ADC)です。このデバイスはバッファとサンプル&ホールド回路を内蔵し、低消費電力、小型、使い易さを考慮して設計されています。この製品は最大1.4 GHzの広帯域アナログ信号をサンプリングできるように設計されています。AD9694は小型パッケージに収納され広い入力帯域、高サンプリング・レート、優れた直線性、低消費電力を目標に最適化されています。

クワッドのADC コアはマルチステージの差動パイプライン・アーキテクチャを採用し、出力誤差補正ロジックを内蔵しています。各ADCの入力は広帯域になっており、ユーザ選択可能な、多様な入力範囲に対応します。電圧リファレンスを内蔵しているので回路設計が容易です。

アナログ入力とクロック信号は差動入力です。ADCデータ出力の各ペアはクロスバー・マルチプレクサを介して内部で2個のDDCに接続されています。各DDCは直列接続された5段の信号処理段で構成されています:48ビット周波数変換器(NCO)と最大4個のハーフバンド・デシメーション・フィルタ。

AD9694はレシーバ DDC回路の他に、通信用レシーバ内に自動ゲイン制御 (AGC) 機能を簡素化する複数の機能を備えています。さらに、スレッショールドが可変の検出器を使うと、ADCの高速検出出力ビットを使って着信信号電力をモニターすることができます。入力信号レベルが可変のスレッショールドを超えると、高速検出インジケータがハイ・レベルになります。このスレッショールド・インジケータのレイテンシは小さいため、ユーザは迅速にシステム・ゲインを下げて、ADC入力がオーバー・レンジ状態になるのを防ぐことができます。

ユーザは中間周波数(IF)レシーバ出力の各ペアをデシメーション・レシオと受信側ロジック・デバイスで受信できるレーン・レートに応じて、1 レーン、2 レーンいずれかのJESD204B(サブクラス 1)準拠高速シリアル出力に構成できます。SYSREF±、SYNCINB±AB、SYNCINB±CD入力ピンを通して複数のデバイスを同期させることができます。

AD9694には必要に応じて大幅な省電力を可能にする柔軟なパワーダウン・オプションがあります。これらすべての機能は1.8 V 対応3線式 SPI を使って設定可能です。

AD9694は72ピンの鉛フリーLFCSPパッケージを採用し、-40°C~+105°Cのジャンクション温度範囲で仕様を規定しています。

製品のハイライト

  1. チャンネルあたりの消費電力が低い。
  2. JESD204Bレーン・レートは15 Gbpsまで対応。
  3. 広いフルパワー帯域幅は、最大1.4GHzまでの信号のIFサンプリングをサポートします。
  4. バッファ付き入力によりフィルタの設計と実装が容易。
  5. 内蔵の4個の広帯域デシメーション・フィルタと数値制御発振器(NCO) ブロックにより、マルチバンド・レシーバをサポート。
  6. 柔軟なシリアル・ポート・インターフェース(SPI)は、個別のシステム要求を満たすために製品の各種特性と機能を制御します。
  7. プログラマブルな高速オーバー・レンジ検出機能。
  8. システムの温度管理用ダイオード温度センサーを内蔵。

アプリケーション

  • 通信関連
  • ダイバーシティ・マルチバンド、マルチ・モード・デジタル・レシーバ
    3G/4G、 W-CDMA、 GSM、 LTE、 LTE-A
  • 汎用ソフトウェア無線
  • 超広帯域衛星レシーバ
  • 計測器
  • レーダー
  • シグナル・インテリジェンス(SIGINT)

製品ライフサイクル

checked 新規設計にお薦めします

発売済みの製品です。データシートには、最終的な仕様と動作条件がすべて記載されています。新規の設計には、これらの製品の使用を推奨します。

評価キット

(1)

X +

EVAL-AD9694

製品概要

The AD9694EVZ supports the AD9694, a quad, 14-bit, 500 MSPS analog-to-digital converter (ADC). The device has an on-chip buffer and a sample-and-hold circuit designed for low power, small size, and ease of use. This device is designed support communications applications capable of sampling analog signals of up to 1.4 GHz. This reference design provides all of the support circuitry required to operate the ADC in its various modes and configurations. It is designed to interface directly with the ADS7-V2EBZ data capture card, allowing users to download captured data for analysis. The Visual Analog software package, which is used to interface with the device's hardware, allows users to download captured data for analysis with a user-friendly graphical interface. The ACE software package is also compatible with this hardware, and allows the user to access the SPI programmable features of the AD9694.

ツール

X +

Virtual Eval(仮想評価、 ベータ版)

Virtual Evalは、ADC、DAC、およびその応用製品評価を支援するウェブベースの設計ツールです。アナログ・デバイセズのサーバ上にあるモデルを使用して、重要な部品の性能特性をわずか数秒でシミュレートします。使用時は、入力トーンや外部ジッタなどの動作条件のほか、ゲインやデジタル・ダウンコンバージョンといったデバイス機能を設定してください。ノイズ、歪み、分解能、FFT、タイミング図、周波数応答プロット、その他さまざまな性能特性を確認することができます。

VirtualEval

設計リソース

X +

ADI has always placed the highest emphasis on delivering products that meet the maximum levels of quality and reliability. We achieve this by incorporating quality and reliability checks in every scope of product and process design, and in the manufacturing process as well.  "Zero defects" for shipped products is always our goal.

AD9694 Material Declaration
PCN-PDN Information Quality And Reliability Symbols and Footprints

ディスカッション

X+

AD9694 Discussions

Didn't find what you were looking for? Ask the Analog community »

サンプル&購入

X+

価格は1個当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更 されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。

 

モデル一覧の項目説明

 

 

 

評価用ボード 表示されている価格は、1個あたりの価格です。
価格は1個当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。