シグナルチェーン・デザイナーに追加

AD9861:  10-Bit Mixed-Signal Front-End (MxFE®)Processor

製品詳細

The AD9861 is a member of the MxFE® family, a group of integrated converters for the communications market. The AD9861 includes dual 10-bit Analog-to-Digital Converters (ADCs) and dual 10-bit Digital-to-Analog Converters (TxDAC® converters). Two speed grades are available, a -50 and -80. The -50 is optimized for ADC sampling of 50 MSPS and less, while the -80 is optimized for ADC sample rates between 50 MSPS and 80 MSPS. The dual TxDAC converters operate at speeds up to 200 MHz and includes a bypassable 2x or 4x interpolation filter. Three auxiliary converters are also available to provide required system level control voltages or monitor system signals. All devices are optimized for low power, small form factor and provide a cost effective solution for the broadband communication market.

The AD9861 uses a single input clock pin (CLKIN) to generate all system clocks. The ADCs and TxDAC Converters clock are generated within a timing generation block which utilizes user programmable options such as divide circuits, PLL multiplier and switches.

A Flexible bi-directional 20-bit I/O bus is used to accommodate a variety of custom digital back ends or open market DSPs. In half duplex systems, the interface supports 20-bit parallel transfers or 10-bit interleaved transfers. In Full duplex systems, the interface supports an interleaved 10-bit ADC bus and an interleaved 10-bit Tx bus. The flexible I/O bus reduces pin count and therefore required package size.

The AD9861 can use either mode pins or a serial programmable interface (SPI) to configure the interface bus, operate the ADC in a low power mode, configure the TxDAC converter interpolation rate, control the ADC power down and TxDAC power down. The SPI allows for more programmable options for both the TxDAC path (for example, coarse and fine gain control, offset control for channel matching) and ADC path (for example, internal duty cycle stabilizer, 2’s complement data format).

The AD9861 is packaged in a 64-pin lfCSP package (low profile, fine pitch chip scale package). The 64-pin lfCSP package footprint is only 9 mm by 9 mm and is less than 0.9 mm high fitting into tightly spaced applications such as PCMCIA cards.

Applications

  • Broadband Access
  • Broadband LAN
  • Communications (Modems)
  • 特長と利点

    • Receive Path Includes Dual 10-Bit Analog-To-Digital Converters with Internal or External Reference, 50 And 80 MSPS Versions
    • Transmit Path Includes Dual 10-Bit, 200 MSPS Digital-to-Analog Converters with 1x, 2x, Or 4x Interpolation and Programmable Gain Control
    • Internal Clock Distribution Block Includes a Programmable Phase-Locked-Loop and Timing Generation Circuitry Allowing Single Reference Clock Operation
    • 20-Bit Flexible I/O Data Interface Allow Various Interleaved or Non-Interleaved Data Transfers in Half-Duplex Mode and Interleaved Data Transfers in Full-Duplex Mode
    • Configurable through SPI Compliant Port or MODE Selection Pins
    • Independent Rx and Tx Powerdown
      Control Pins
    • 64 Lead lfCSP Package
      (9 mm x 9 mm Footprint)
    • 3 Configurable Auxiliary Converter Pins

    Functional Block Diagram for AD9861

    資料

    タイトル コンテンツの種類 ファイル形式
    AD9861: Mixed-Signal Front-End (MxFE™) Processor For Broadband Applications Data Sheet  (Rev 0, 11/2003) (pdf, 1282 kB)  データシート PDF
    AN-928: 高速DACのテストと評価の理解  (pdf, 2444 kB) アプリケーション・ノート PDF
    AN-928: Understanding High Speed DAC Testing and Evaluation  (pdf, 4445 kB) アプリケーション・ノート PDF
    EE-236: Real-Time Solutions Using Mixed-Signal Front-End Devices with the Blackfin® Processor  (pdf, 149 kB) アプリケーション・ノート PDF
    Rarely Asked Questions...アナログ・デバイセズに寄せられた珍問/難問集 RAQ(珍問/難問集) HTML
    外形寸法図のBSCとは? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    未使用ロジック入力は? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Pwr Dissとは? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    ICの寿命や製品保証の資料は? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    デシケータ管理条件 FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    コンバータのアナログ部とデジタル部の分離 FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    使用温度の規定の見方は? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    半導体用語集 用語集 HTML

    設計支援ツール、モデル、ドライバ & ソフトウェア

    タイトル コンテンツの種類 ファイル形式
    AD9861 IBIS Models IBISモデル HTML

    評価用キット / シンボル & フットプリント

    評価ボード&キット資料と購入については、評価ボード&キットのページをご覧ください。

    シンボル&フットプリントアナログ・デバイセズでは、多岐にわたるCADシステムにおいて、簡単に使用することができる、シンボルとフットプリントのデータを提供しています。

    Sampleサンプル&購入

    価格、パッケージ、入手性

    AD9861 モデル一覧
    モデル パッケージ ピン数 動作
    温度範囲
    梱包形態,
    数量
    価格*(100-499) 価格*1000 pcs RoHS準拠 PCN/製造中止案内 在庫確認/
    購入/サンプル
    AD9861BCPZ-50 製品状況: 製造中 64 ld LFCSP (9x9mm, 7.10 exposed pad) 64 工業用 Tray, 260 $ 12.75 $ 10.84 Y  成分表 お知らせを受け取る 購入
    AD9861BCPZ-80 製品状況: 製造中 64 ld LFCSP (9x9mm, 7.10 exposed pad) 64 工業用 Tray, 260 $ 16.12 $ 13.80 Y  成分表 お知らせを受け取る 購入
    AD9861BCPZRL-50 製品状況: 製造中 64 ld LFCSP (9x9mm, 7.10 exposed pad) 64 工業用 Reel, 2500 - $ 10.84 Y  成分表 お知らせを受け取る 購入
    AD9861BCPZRL-80 製品状況: 製造中 64 ld LFCSP (9x9mm, 7.10 exposed pad) 64 工業用 Reel, 2500 - $ 13.80 Y  成分表 お知らせを受け取る 購入
    価格表の見かた

    価格は1個当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。

    モデル 概要 価格 RoHS PCN/製造中止案内 在庫確認/
    購入/サンプル
    AD-DAC-FMC-ADP 製品状況: 製造中 FMC to High-Speed DAC Evaluation Board Adaptor $ 125.00 Yes -

    ここに表示されている価格は、1個あたりの価格です。米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。

    在庫確認&購入

    販売代理店リストを見る
    沪ICP备09046653号
    この製品に対するご感想 X
    content here.
    content here.

    この製品に対するご感想

    閉じる