シグナルチェーン・デザイナーに追加

AD9430:  12ビット、A/Dコンバータ、170/210MSPS、3.3V

製品詳細

製品状況:生産/供給中

AD9430は高性能、低消費電力、使いやすい性能が最適化された12ビットのモノリシック・サンプリングA/Dコンバータです。最大210MSPSの変換レートで動作し、広帯域キャリアおよびブロードバンド・システムで非常に優れたダイナミック性能を発揮するように最適化されています。トラック&ホールド(T/H)と電圧リファレンスを含むすべての必要な機能をチップ上に搭載することによって完全な変換ソリューションを提供します。

フル性能で動作するために必要なのは、3.3V電源と差動エンコード・クロックのみです。デジタル出力はTTL/CMOSまたはLVDS互換であり、2の補数またはオフセット・バイナリのフォーマットをサポートします。別個の出力電源ピンは、3.3Vまたは2.5V CMOSロジックとのインターフェースをサポートします。

CMOSモード時に、最大で105MSPSまでの変換レートで処理されるデマルチプレクサ・データを2つのバスがサポートします。CMOSモードのときに出力データ・ポートのアライメントを正しく実行するためのデータ同期入力をサポートし、また出力データのタイミングを正しくとるためのデータ・クロック出力もあります。LVDSモード時に、エンコード・クロック速度でデータを出力します。

最新のBiCMOSプロセスで製造されるAD9430には、100ピン表面実装プラスチック・パッケージ(100 e-PAD TQFP)があり、拡張工業用温度範囲(1)(-40~+85℃)で仕様が規定されています。

アプリケーション

  • 無線および有線ブロードバンド通信
  • ケーブル・リバース・パス
  • 通信試験装置
  • レーダーおよび衛星サブシステム
  • パワー・アンプのリニアライゼーション
  • 特長と利点

    • S/N比=65dB(70MHzまでの入力周波数、@210MSPS)
    • 10.6のENOB(70MHzまでの入力周波数、@210MSPS)
    • 優れた直線性
      - DNL=±0.3LSB(typ)
      - INL=±0.5LSB(typ)
    • 2つの出力データ・オプション
      - 3.3V CMOSの各デマルチプレクサ出力@105MSPS
      - インターリーブまたはパラレルのデータ出力オプション
      - 210MSPS時のLVDS
    • SFDR=80dBc(70MHzまでの入力周波数、@210MSPS)
    • 700MHzのフルパワー・アナログ帯域幅
    • 消費電力=1.3W(typ)@210MSPS
    • 1.5Vの入力電圧範囲
    • 3.3V電源動作
    • 出力データ・フォーマット・オプション
    • データ同期入力とデータ・クロック出力あり
    • クロック・デューティ・サイクル安定化器

    AD9430 機能ブロック図

    Of Note ...

    To drive this ADC in DC-coupled applications, we suggest ADA4937-1 or ADA4938-1. To drive this ADC in AC-coupled applications, we suggest AD8352 or AD8375.

    資料

    タイトル コンテンツの種類 ファイル形式
    AD9430:12ビット、170MSPS、3.3VのA/Dコンバータ (Rev 0, 11/2002) (pdf, 964 kB)  データシート PDF
    AD9430: 12-Bit, 170/210 MSPS 3.3 V A/D Converter Data Sheet  (Rev E, 09/2010) (pdf, 1789 kB)  データシート PDF
    AN-1142: 高速 ADC 用プリント基板のレイアウト・テクニック  (pdf, 392 kB) アプリケーション・ノート PDF
    AN-1142: Techniques for High Speed ADC PCB Layout  (pdf, 392 kB) アプリケーション・ノート PDF
    AN-935: ADCトランス結合フロントエンドの設計 (Rev. 0, 09/2007)  (pdf, 674 kB) アプリケーション・ノート PDF
    AN-935: Designing an ADC Transformer-Coupled Front End  (pdf, 363 kB) アプリケーション・ノート PDF
    AN-905: VisualAnalog™コンバータ評価用ツールVer 1.0ユーザ・マニュアル  (pdf, 6608 kB) アプリケーション・ノート PDF
    AN-905: VisualAnalog Converter Evaluation Tool Version 1.0 User Manual  (pdf, 2124 kB) アプリケーション・ノート PDF
    AN-835: 高速A/Dコンバータ(ADC)のテストと評価について  (pdf, 1039 kB) アプリケーション・ノート PDF
    AN-835: Understanding High Speed ADC Testing and Evaluation  (pdf, 985 kB) アプリケーション・ノート PDF
    AN-808: Multicarrier CDMA2000 Feasibility  (pdf, 1535 kB)
    The goal of this application note is to determine the feasibility of implementing a multicarrier CDMA2000 transceiver and what the major subsystem performances must be.
    アプリケーション・ノート PDF
    AN-807: Multicarrier WCDMA Feasibility  (pdf, 969 kB) アプリケーション・ノート PDF
    AN-756: サンプル化システムに及ぼすクロック位相ノイズとジッタの影響  (pdf, 359 kB) アプリケーション・ノート PDF
    AN-756: Sampled Systems and the Effects of Clock Phase Noise and Jitter  (pdf, 291 kB) アプリケーション・ノート PDF
    AN-741: 位相ノイズの知られざる特性 (Rev. 0, 08/2004)  (pdf, 1076 kB) アプリケーション・ノート PDF
    AN-737: ADIsimADCによるADCモデリングの方法 (Rev. B, 04/2009)  (pdf, 615 kB) アプリケーション・ノート PDF
    AN-737: How ADIsimADC Models an ADC  (pdf, 373 kB) アプリケーション・ノート PDF
    AN-715: A First Approach to IBIS Models: What They Are and How They Are Generated  (pdf, 370 kB) アプリケーション・ノート PDF
    AN-616: AD9430 Evaluation Board Modifications for XTAL Oscillator Clocking  (pdf, 162 kB) アプリケーション・ノート PDF
    AN-586: 高速A/DコンバータのためのLVDSデータ出力 (Rev. 0, 05/2002)  (pdf, 207 kB)
    ADC のアプリケーションにおいて性能上の制約を最小限に抑えな がら高速データ出力を実現する方法として、LVDS(低電圧差動信 号)を使用する方法が新たに開発されました。
    アプリケーション・ノート PDF
    AN-586: LVDS Outputs for High Speed A/D Converters  (pdf, 207 kB)
    High Speed ADCs Uses LVDS (Low-Voltage Differential Signaling) to Minimize Performance Limitations In ADC Applications When Providing High Speed Data Output
    アプリケーション・ノート PDF
    AN-501: アパーチャ不確定性とADCシステム性能  (pdf, 212 kB) アプリケーション・ノート PDF
    AN-501: Aperture Uncertainty and ADC System Performance  (pdf, 227 kB)
    A Key Concern in IF Sampling is that of Aperture Uncertainty (Jitter)
    アプリケーション・ノート PDF
    AN-345: 低周波回路と高周波回路のグラウンド設計  (pdf, 491 kB)
    効果的な設計のためにグラウンド経路と信号経路を理解すること。電流は、抵抗ではなくインピーダンスが最小の経路に流れる・・・
    アプリケーション・ノート PDF
    AN-345: Grounding for Low-and-High-Frequency Circuits  (pdf, 455 kB)
    Know Your Ground and Signal Paths for Effective Designs. Current Flow Seeks Path of Least Impedance-Not Just Resistance....
    アプリケーション・ノート PDF
    AN-302: 02: Exploit Digital Advantages in an SSB Receiver  (pdf, 417 kB) アプリケーション・ノート PDF
    AN-282: サンプル・データ・システムの基本  (pdf, 1606 kB) アプリケーション・ノート PDF
    AN-282: Fundamentals of Sampled Data Systems  (pdf, 2131 kB) アプリケーション・ノート PDF
    UG-173: 高速ADC USB FIFO評価用キット  (pdf, 596 kB) ユーザー・ガイド PDF
    Advanced Digital Post-Processing Techniques Enhance Performance in Time-Interleaved ADC Systems
    by Mark Looney, Analog Devices, Inc. (Analog Dialogue, Vol. 37, June 2003)
    技術情報誌 Analog Dialogue HTML
    Design A Clock-Distribution Strategy With Confidence
    by Demetrios Efstathiou (Electronic Design, April 27, 2006)
    技術関連記事 HTML
    Proper Grounding Is Critical For High-Speed Systems
    ... by Walt Kester and James Bryant, Analog Devices, Inc. (Wireless Systems Design, May 2000)
    技術関連記事 HTML
    LVDS Ups A/D Converter Data Rates
    ... Over time, sample rates in analog-to-digital converters have increased steadily, thanks to some of the same technology improvements that have increased the speed and density of digital ICs.
    (EE Times, October 7, 2002)
    技術関連記事 HTML
    DNL and Some of its Effects on Converter Performance
    ... by Brad Brannon, Analog Devices, Inc. (Wireless Design & Development, June 2001)
    技術関連記事 HTML
    Correlating High-Speed ADC Performance to Multicarrier 3G Requirements
    by Brad Brannon (RF Design, 6/1/2003)
    技術関連記事 HTML
    ADI Raises the Speed Bar on 12-Bit A/D
    (EE Times, 6/27/2002)
    関連記事 HTML
    外形寸法図のBSCとは? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    未使用ロジック入力は? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Pwr Dissとは? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    ICの寿命や製品保証の資料は? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    デシケータ管理条件 FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    コンバータのアナログ部とデジタル部の分離 FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    使用温度の規定の見方は? FAQ(よくある質問) & RAQ(珍問/難問集) HTML
    Rarely Asked Questions...アナログ・デバイセズに寄せられた珍問/難問集 RAQ(珍問/難問集) HTML
    半導体用語集 用語集 HTML

    設計支援ツール、モデル、ドライバ & ソフトウェア

    タイトル コンテンツの種類 ファイル形式
    ADIsimADC™仮想評価ボード
    ADIsimADCは、データ・コンバータの多くの重要な仕様(オフセット、ゲイン、サンプル・レート、帯域幅、ジッタ、待ち時間、ACとDCの直線性など)を使用して動作をシミュレートします。これらのモデルには、システム・レベルでコンバータの性能を検証する方法が用意されており、選択したデバイスの適用範囲を決定できます。
    設計ツール&シミュレータ HTML
    高速A/Dコンバータ(ADC)の評価用ボード/ソフトウェア/ビへイビア・モデル 設計ツール&シミュレータ HTML
    AD9430 IBIS Models IBISモデル HTML

    評価用キット / シンボル & フットプリント

    シンボル&フットプリントアナログ・デバイセズでは、多岐にわたるCADシステムにおいて、簡単に使用することができる、シンボルとフットプリントのデータを提供しています。

    Sampleサンプル&購入

    価格、パッケージ、入手性

    AD9430 モデル一覧
    モデル パッケージ ピン数 動作
    温度範囲
    梱包形態,
    数量
    価格*(100-499) 価格*1000 pcs RoHS準拠 PCN/製造中止案内 在庫確認/
    購入/サンプル
    AD80142BSVZ-200 製品状況: 製造中 100 ld TQFP-ED(w/ 6.5mm exposed pad) 100 工業用 Tray, 90 - - Y  成分表 PCN お問い合わせ
    AD9430BSVZ-170 製品状況: 製造中 100 ld TQFP-ED(w/ 6.5mm exposed pad) 100 工業用 Tray, 90 $ 47.05 $ 39.97 Y  成分表 PCN 購入
    AD9430BSVZ-210 製品状況: 製造中 100 ld TQFP-ED(w/ 6.5mm exposed pad) 100 工業用 Tray, 90 $ 65.51 $ 55.66 Y  成分表 PCN 購入
    価格表の見かた

    価格は1個当たりの米ドルで、米国内における販売価格(FOB)で表示されておりますので、予算のためにのみご使用いただけます。 また、その価格は変更されることがあります。米国以外のお客様への価格は、輸送費、各国の税金、手数料、為替レートにより決定されます。価格・納期等の詳細情報については、弊社正規販売代理店または担当営業にお問い合わせください。なお、 評価用ボードおよび評価用キットの表示価格は1個構成としての価格です。

    沪ICP备09046653号
    この製品に対するご感想 X
    content here.
    content here.

    この製品に対するご感想

    閉じる