AD800

45或52 Mbps时钟和数据恢复IC
Manufactured by:

产品详情

AD800和AD802采用二阶锁相环结构,对不归零(NRZ)数据执行时钟恢复和数据重定时。这种结构可支持20 Mbps至160 Mbps范围内的数据速率。此处所述的产品规定以标准电信比特率工作。AD800-45和AD800-52分别支持45 Mbps DS-3和52 Mbps STS-1。AD802-155支持155 Mbps STS-3或STM-1。                                    

与其它基于PLL的时钟恢复电路不同,这些器件不需要前同步码或外部VCXO来锁定输入数据。电路利用两个控制环路采集频率和相位锁定。首先由频率采集控制环路采集输入数据的时钟频率,然后由锁相环采集输入数据的相位,并确保输出信号相位跟踪输出数据相位的变化。电路的环路阻尼取决于用户所选电容的值;它决定抖动峰值和性能,并影响采集时间。这些器件的抖动峰值为0.08 dB;当阻尼系数为5时,可以在4 X 105 位周期内锁定随机或加扰数据。

在采集过程中,鉴频器提供一个频率采集(FRAC)信号,指示器件尚未锁定输入数据。此信号是一系列脉冲,出现在输入数据与同步时钟信号之间的周跳点。一旦电路采集到频率锁定,FRAC输出就不会出现脉冲。

器件中内置经过精密调整的VCO,不需要用于设置中心频率的外部器件,从而也不需要对这些器件进行调整。无输入数据时,VCO提供器件中心频率±20%范围内的时钟输出。

取得专利的鉴相器具有出色的性能,因而AD800和AD802几乎没有码抖动。总环路抖动为20°峰峰值。抖动带宽由掩模可编程小数环路带宽决定。AD800用于90 Mbps以下的数据速率,标称环路带宽为中心频率的0.1%。AD802用于90 Mbps以上的数据速率,环路带宽为中心频率的0.08%。

所有器件均采用+5 V或-5.2 V单电源供电。

产品生命周期

checked 量产

该产品系列中至少有一个型号已量产并可供采购。该产品适合用于新设计,但也可能有更新的替代产品。

参考资料

X +

设计资源

X +

设计资源

ADI始终把满足您最高可靠性水平的产品放在首要位置。我们通过在所有产品、工艺设计和制造过程中引入高质量和可靠性检查实践这一承诺。发运的产品实现“零缺陷”始终是我们的目标。

AD800 材料声明
PCN-PDN信息 质量和可靠性 原理图符号和PCB封装

讨论

X+

没有找到你想要的?

样片申请及购买

X+
返回
查询库存

这里所列出的美国报价单仅供预算参考,指美元报价(规定订量的每片美元,美国离岸价),如有修改不再另行通知。由于地区关税、商业税、汇率及手续费原因,国际报价可能不同。对于特殊批量报价,请与您当地的ADI公司办事处或代理商联络。对于评估板和套件的报价是指一个单位价格。


价格表帮助